首页> 外文会议> >P.Size: a sizing aid for optimized designs
【24h】

P.Size: a sizing aid for optimized designs

机译:P.Size:用于优化设计的上浆助剂

获取原文

摘要

Transistor sizing at layout level is necessary to improve the overall performance of integrated circuits. The authors present the definition and the validation of a sizing aid, P.Size, integrated in a flexible cell generator. Based on a local optimization defined through an explicit formulation of delays, this sizing aid can be used to optimize real data paths, under constraint, with few CPU time requirements. Validations, through comparison with a mathematical optimization procedure and an industrial optimizer, are given.
机译:为了提高集成电路的整体性能,必须在布局水平上调整晶体管的尺寸。作者介绍了上浆助剂P.Size的定义和验证,该上浆助剂P.Size集成在灵活的单元发生器中。基于通过明确的延迟公式定义的局部优化,该大小调整辅助工具可用于在约束条件下优化CPU所需时间很少的实际数据路径。通过与数学优化程序和工业优化程序的比较,给出了验证。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号