【24h】

Analog Integrated Circuit Design of a Hypertrellis Decoder

机译:超网格解码器的模拟集成电路设计

获取原文
获取原文并翻译 | 示例

摘要

The first integrated analog hypertrellis decoder for a non-binary (5, 4) single check code over Z4 (the integer ring modulo 4) is presented. Computation is performed at 50MHz in cascode current mode for efficient routing, accuracy and speed. Hard decision outputs are generated for efficient testing, while soft outputs are available for accuracy testing. The chip is designed in a 0.5μm Agilent CMOS n-well process and occupies an area of 3.8 mm2.
机译:提出了用于Z4(整数环模4)上的非二进制(5、4)单校验码的第一个集成模拟超网格解码器。在级联电流模式下以50MHz进行计算,以实现有效的布线,准确性和速度。生成硬决策输出以进行有效测试,而软输出可用于准确性测试。该芯片采用0.5μm的Agilent CMOS n阱工艺设计,占地3.8 mm2。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号