Vienna University of Technology, Real-Time Systems Group Treitlstr. 3/182-1, A-1040 Vienna, Austria;
机译:DC电动机模拟Piλdμ控制器的硬件实现与性能研究
机译:基于FxLMS和基于FsLMS的有源噪声控制器的VLSI实现的硬件设计
机译:区间2型模糊逻辑控制器在实时应用中的硬件实现和性能比较
机译:硬件实现时间触发以太网控制器
机译:比较OpenFlow和以太网管道上的延迟和抖动,以评估灾难恢复演习(DRE)的软件定义网络(SDN)控制器。
机译:Takagi–Sugeno Fuzzy-PI控制器硬件的建议
机译:时间触发的动态控制器实现