【24h】

A Semantics for Verilog using Duration Calculus

机译:使用持续时间微积分的Verilog语义

获取原文
获取原文并翻译 | 示例

摘要

This paper presents a denotational semantics for the hard-ware description language Verilog using Duration Calculus. The language contains interesting features such as event-driven process, shared-variable concurrency and simulator-based description. We examine algebraic properties of Verilog, which can be used in support of program simplification and optimisation. To covert programs to normal form, we enrich the language with guarded choice and composite guard.
机译:本文介绍了使用Duration Calculus的硬件描述语言Verilog的指称语义。该语言包含有趣的功能,例如事件驱动过程,共享变量并发和基于模拟器的描述。我们研究了Verilog的代数性质,可以将其用于简化程序和优化程序。为了使程序隐蔽为正常形式,我们通过谨慎选择和复合防范来丰富语言。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号