首页> 外文会议>Applications of Digital Image Processing XXVI >An Efficient JPEG2000 Encoder Implemented on a Platform FPGA
【24h】

An Efficient JPEG2000 Encoder Implemented on a Platform FPGA

机译:在平台FPGA上实现的高效JPEG2000编码器

获取原文
获取原文并翻译 | 示例

摘要

While the recent JPEG2000 standard only specifies the bitstream and file formats to ensure interoperability, it leaves the actual implementation up to the designer. Like many DSP applications, there are a number of implementation platform options for the designer. This paper gives a complexity analysis of an implementation of a JPEG2000 encoder using a hardware/software co-design methodology on a Xilinx Virtex-II(TM) platform FPGA. Central to the performance of the encoder is a high-throughput tier-1 entropy coder. This paper will describe the encoder design targeted for video surveillance applications, and will compare and contrast with two other implementation options.
机译:尽管最新的JPEG2000标准仅指定比特流和文件格式以确保互操作性,但实际的实现方式留给了设计人员。像许多DSP应用程序一样,设计人员有许多实现平台选项。本文提供了在Xilinx Virtex-II(TM)平台FPGA上使用硬件/软件协同设计方法对JPEG2000编码器实施的复杂性分析。编码器性能的核心是高吞吐量的1层熵编码器。本文将介绍针对视频监控应用的编码器设计,并将与其他两种实现方案进行比较和对比。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号