【24h】

MULTIFUNCTION GENERATOR USING HORNER SCHEME AND SMALL TABLES

机译:使用Horner方案和小表的多功能生成器

获取原文
获取原文并翻译 | 示例

摘要

This paper deals with the computation of some elementary functions using Horner scheme and small tables. The strength of our method is that the same scheme allows the computation of all elementary functions with similar delay and accuracy of lulp. The hardware implementation of this method requires only multiplier and adder, which are available resources in the Virtex-II Xilinx FPGA. This method has been implemented as recursive structure which operates at a frequency over than 25 Mhz.
机译:本文使用霍纳方案和小表处理一些基本函数的计算。我们方法的优势在于,相同的方案可以计算所有基本函数,且延迟和延迟精度相似。该方法的硬件实现仅需要乘法器和加法器,这是Virtex-II Xilinx FPGA中的可用资源。此方法已实现为递归结构,其工作频率超过25 Mhz。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号