首页> 中文会议>全国第二届DSP应用技术学术会议 >基于CPCI总线的高速阵列信号处理板设计

基于CPCI总线的高速阵列信号处理板设计

摘要

现代通信、声纳和雷达系统的数据量急剧增加,并且随着新算法的使用,数据处理日益复杂.目前多DSP阵列处理系统是解决这些问题的有效方法.基于多DSP阵列处理系统设计思想,我们研制了基于CPCI总线的高速阵列信号处理板.该板选用4片TI公司的DSP芯片TMS320C6701,使整板具有4GFLOPS的峰值浮点运算能力,同时该板还很好地解决了DSP片间的数据通路问题.本文详细介绍了该板的原理设计、关键电路设计与信号完整性设计.实践证明,该板数字运算能力强,可扩展性好.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号