首页> 中文会议>全国第一届信号处理应用学术会议 >基于FPGA和DSP的频域恒虚警设计

基于FPGA和DSP的频域恒虚警设计

摘要

详细介绍基于FPGA和DSP实现测量数据恒虚警检测模块的设计方法。设计有效利用FPGA片内硬件资源,无需外围电路,高度集成,实现了对复数数据进行去直流、加窗、512点FFT和求模平方运算后,由FIFO触发DSP进行恒虚警处理,发现目标后进行非易失海量存储器存储。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号