...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >Integrated stereo /spl Delta//spl Sigma/ class D amplifier
【24h】

Integrated stereo /spl Delta//spl Sigma/ class D amplifier

机译:集成立体声/ spl Delta // spl Sigma / D类放大器

获取原文
获取原文并翻译 | 示例
           

摘要

A 2/spl times/40 W class D amplifier chip is realized in 0.6-/spl mu/m BCDMOS technology, integrating two delta-sigma (/spl Delta//spl Sigma/) modulators and two full H-bridge switching output stages. Analog feedback from H-bridge outputs helps achieve 67-dB power supply rejection ratio, 0.001% total harmonic distortion, and 104-dB dynamic range. The modulator clock rate is 6 MHz, but dynamically adjusted quantizer hysteresis reduces output data rate to 450 kHz, helping achieve 88% power efficiency. At AM radio frequencies, the modulator output spectrum contains a single peak, but is otherwise tone-free, unlike conventional pulse-width modulation (PWM) modulators which contain energetic tones at harmonics of the PWM clock frequency.
机译:采用0.6- / spl mu / m BCDMOS技术实现2 / spl次/ 40 W D类放大器芯片,集成了两个delta-sigma(/ spl Delta // spl Sigma /)调制器和两个完整的H桥开关输出级。 H桥输出的模拟反馈有助于实现67dB的电源抑制比,0.001%的总谐波失真和104dB的动态范围。调制器时钟速率为6 MHz,但动态调节的量化器迟滞将输出数据速率降低至450 kHz,有助于实现88%的电源效率。在AM射频上,调制器输出频谱包含一个峰值,但在其他方面则没有音调,这与传统的脉宽调制(PWM)调制器不同,后者在PWM时钟频率的谐波中包含高音。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号