...
首页> 外文期刊>IEEE Journal of Solid-State Circuits >A 250-MHz wave pipelined adder in 2-/spl mu/m CMOS
【24h】

A 250-MHz wave pipelined adder in 2-/spl mu/m CMOS

机译:2- / spl mu / m CMOS中的250MHz波流水线加法器

获取原文
获取原文并翻译 | 示例
           

摘要

Wave pipelining (also known as maximal rate pipelining) is a timing methodology used in digital systems to increase the number of effective pipelined stages without increasing the number of physical registers in the system. Using this technique, new data are applied to the inputs of a combinational block before the previous outputs are available, thus effectively pipelining the combinational logic. Achieving a high degree of wave pipelining in CMOS technology requires careful study of delay balancing technique involving circuit design, layout method, and testing structure. A 16-b parallel adder, utilizing wave pipelining is implemented with MOSIS 2-/spl mu/m technology and test results of fabricated devices show more than nine times speedup over nonpipelined operation.
机译:波流水线技术(也称为最大速率流水线技术)是一种在数字系统中用于增加有效流水线级数而不增加系统物理寄存器数的时序方法。使用这种技术,可以在先前的输出可用之前将新数据应用于组合块的输入,从而有效地流水线化组合逻辑。要在CMOS技术中实现高度的流水线化,需要仔细研究延迟平衡技术,其中涉及电路设计,布局方法和测试结构。使用波流水线技术的16位并行加法器通过MOSIS 2- / spl mu / m技术实现,制造设备的测试结果显示,非流水线技术的运行速度提高了9倍以上。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号