多端口片上存储器设计与评估

摘要

Xilinx提供的片上存储器IP核最多提供两个端口A、B,而双端口存储器可能无法满足实际的工程需要.为了满足同时有多个读写请求的情况,基于已有的存储器IP核设计并验证了一系列多端口片上存储器,并归纳出多端口片上存储器的设计框架,最高可支持同时有8个读请求和8个写请求的情况.提出的设计框架可以有效地设计出10端口以下的存储器,并可以根据实际需求灵活修改.最后对性能和资源消耗进行了评测,1k×8规模的8读6写存储器在Kintex-7系列开发板上的实现频率可达540MHz,同样规模的8读8写存储器在该款开发板上的实现频率可达385MHz.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号