超大规模集成电路
超大规模集成电路的相关文献在1980年到2022年内共计1191篇,主要集中在无线电电子学、电信技术、自动化技术、计算机技术、工业经济
等领域,其中期刊论文920篇、会议论文143篇、专利文献601911篇;相关期刊481种,包括西安电子科技大学学报(自然科学版)、电子学报、中国集成电路等;
相关会议93种,包括第十五届全国容错计算学术会议(CFTC'13)、2013年海峡两岸平坦化技术研讨会、第十三届全国半导体集成电路、硅材料学术会等;超大规模集成电路的相关文献由1874位作者贡献,包括刘玉岭、刘耿耿、郭文忠等。
超大规模集成电路—发文量
专利文献>
论文:601911篇
占比:99.82%
总计:602974篇
超大规模集成电路
-研究学者
- 刘玉岭
- 刘耿耿
- 郭文忠
- 陈国龙
- 成立
- 洪先龙
- 严晓浪
- 章倩苓
- 高明伦
- 唐章宏
- 张楷亮
- 檀柏梅
- 汲亚飞
- 沈绪榜
- 王占辉
- 王振宇
- 王芬
- 蔡懿慈
- 邹军
- 黄承清
- 周建伟
- 林和
- 沈海斌
- 张建新
- 彭思龙
- 戎蒙恬
- 闻瑞梅
- 刘大明
- 张为
- 李惠军
- 杨银堂
- 林争辉
- 梁政
- 肖夏
- 胡剑浩
- 蒿杰
- 袁宝国
- 陈刚
- 陈华伦
- 马上
- 刘华平
- 周强
- 张颖
- 施聿哲
- 曹一凡
- 李丽
- 李晓维
- 李桂祥
- 李薇薇
- 杨则正
-
-
刘耿耿;
魏凌;
徐宁
-
-
摘要:
在总体布线的过程中,层分配阶段通过控制总线线网的层次影响总线的时序匹配效果.为此,提出考虑总线时序匹配的多策略层分配算法.首先基于线网属性的线网优先级策略,针对线网不同属性的特点得到一个兼顾线长和总线偏差的布线顺序;然后基于贪心策略的初始布线策略,每次布线都对正在布线的线网选择当前最短路径,使相同总线内的线网都尽可能等长;最后基于总线线长的局部调整策略对初始的布线结果进行拆线重绕,延长部分线网以缩短其与最长的总线线网之间的线长差距.算法在2.60GHzCPU和64 GB内存的Linux环境下运行,使用ISPD竞赛中提供的测试数据进行算法的有效性验证.实验结果表明,所提算法产生的总线偏差降低了23.5%,能够显著优化总线时序匹配效果.
-
-
吴长坤;
张为;
郝亚喆
-
-
摘要:
针对实际应用中海量图像数据造成的存储与传输带宽的压力,设计了一种兼容处理8~16位灰度图的高吞吐率图像压缩编码器,并给出了相应的超大规模集成电路架构。通过分析16位灰度图像像素值的特点,以及JPEG2000压缩编码器在硬件实现中,离散小波变换与优化截断嵌入式模块处理时间的差异,提出了并-串-并的优化结构,架构采用高8位和低8位处理进行设计,高位和低位结构既可以独立进行处理,又可以结合起来共同处理,增加了编码器的灵活性,大大提高了压缩编码器的吞吐率。编码器最终在Xilinx XC7K480T芯片上实现,最高工作频率可达147.734 MHz,对8位典型灰度图进行处理时,得到的最大吞吐率为169.55 MB/s;对16位典型灰度图进行处理时,最大吞吐率高达266.87 MB/s。与现有同类编码器相比,吞吐率提高40%以上。在实际工程应用中,该编码器不仅可靠性高、灵活性好,而且可扩展性强,通过控制并行度可实现不同分辨率图像的高倍率、高质量快速压缩,具有重要的应用价值。
-
-
金洲;
刘毅;
裴浩杰;
冯田;
段懿洳;
周振亚
-
-
摘要:
在集成电路设计的晶体管级电路仿真中,为了成功求解直流工作点,诞生了各种各样的直流延拓算法,如Gmin步进法、源步进法、伪瞬态法和同伦法等。随着集成电路的不断发展,对于现今具有强非线性的大规模电路,直流分析算法的收敛性能和效率仍然是一个巨大的挑战。针对具有强非线性的大规模电路在仿真过程中存在的收敛性较差以及仿真效率较低等问题,提出了一种名为PETA-Gmin的动态直流混合延拓算法。不同于之前所有的传统算法,PETA-Gmin将伪瞬态的过程成功地结合到了Gmin步进法中。由于伪电容的接入使得节点电压可以连续变化,从而有效地改善了仿真中解曲线不连续的问题,提高了收敛性。同时,Gmin步进法的快速步进保证了高效的仿真速率。目前,通过对工业界的大规模电路进行仿真,验证了所提PETA-Gmin算法的性能。实验结果表明,所提算法在仿真收敛性方面相对于Gmin步进法得到了显著提升,并且在仿真效率方面相对于最新的伪瞬态算法,其加速比最高(平均)可达4.89倍(2.57倍)。
-
-
韩璐
-
-
摘要:
一群象牙塔的学子,将国产芯片做成了大买卖。复旦微电的公告显示,今年上半年,营收17亿元,净利润5.3亿元,大涨1.7倍,超过去年一年的总和。1998年,复旦微电诞生于复旦大学的水房边上,12个人立志自研国产芯片。现在,其拥有超过1500人的团队,从事超大规模集成电路的设计、开发、测试。
-
-
杨宇恒;
刘海洋;
李金海;
原青;
刘建
-
-
摘要:
针对BCH译码算法纠错性能的局限性和译码算法中查找表规模较大的问题,以及处理器对可靠性和低译码延迟的设计需求,本文设计了BCH码和循环冗余校验码的级联纠错编码方案的数据结构。采用避免求逆的Berlekamp-Massey译码算法,结合有限域元素运算方法,优化了错误位置搜索过程,给出了面向超大规模集成电路的低延迟译码器结构。以实时计算元素系数的方式代替了查找表,缩减了电路的面积。采用65 nm工艺完成了译码器的超大规模集成电路设计,译码器具有随机9位的纠错能力,电路面积为436333μm 2,在200 MHz工作频率下译码延迟仅为2.795μs,译码器的数据吞吐率可以达到191 MB/s。在保持译码性能的同时,达到了低译码延迟、低功耗的设计需求。
-
-
王金成;
王沿方;
周浩;
李晓丽;
贾逸豪
-
-
摘要:
半导体级磷酸是电子行业使用的一种超高纯化学试剂,广泛应用于超大规模集成电路、薄膜液晶显示器等微电子工业,主要用于硅晶片中氮化硅膜、镀金属膜和铝硅合金膜的湿法清洗和蚀刻[1-2]。在硅晶片的蚀刻过程中,磷酸中痕量杂质元素对电子元器件的成品率、电性能及可靠性有很大影响。不同的杂质污染会导致半导体器件的缺陷,如碱金属与碱土金属(钠、钾、钙、镁等)污染可导致器件的击穿电压降低;过渡金属与重金属(铁、铬、镍、铜、金、锰、铅等).
-
-
刘耿耿;
李泽鹏;
郭文忠;
陈国龙;
徐宁
-
-
摘要:
随着集成电路规模的日益增长,需要处理的线网数量显著增多,层分配算法运行时间增大成为限制高效设计布线方案的重要因素;此外在生产工艺中,通孔的制造成本较高.针对以上两个问题,本文提出了两种新颖的策略分别用于优化算法运行时间和通孔数量:(1)一种高效的基于区域划分的并行策略,实现各区域在并行布线阶段负载均衡,以提高并行布线的效率;(2)基于线网等效布线方案感知的通孔优化策略,决定各线网对布线资源使用的优先级,进而减少层分配方案的通孔数量.最终将上述两种策略相结合,提出了一种面向超大规模集成电路物理设计的通孔感知的并行层分配算法.实验结果表明该算法对通孔数量和运行时间均有良好的优化效果.
-
-
国延
-
-
摘要:
"这是一个芳华的时代,这是一个属于中国的时代,如果让我再选一次,我还会回到祖国。"说这番话的人是姚力军博士,作为掌握"超大规模集成电路制造用溅射靶材技术"的极少数华人专家之一,2005年夏天,他在宁波余姚创立了江丰电子。
-
-
黄海;
刘红雨;
邢琳;
那宁;
李春宝
-
-
摘要:
离散正交变换(discrete orthogonal transformation,DOT)被广泛应用于图像处理和视频压缩,研究其快速算法以及通用架构的设计具有重要的实际意义.由于各种视频压缩算法被广泛提出,具体类型、特定点数的DOT已经不能满足图像和视频领域的发展要求.因此,研究一种多类型、任意点数的DOT快速算法及其通用架构是一个有待解决的问题.针对以上问题,采用分治策略,提出了一种基于CORDIC的DOT快速算法、并设计出能够实现多种DOT算法的通用架构.实验结果表明,与现有算法相比,该算法在复杂度、可扩展性、流水线设计及易于VLSI实现等方面有明显优势;与现有的架构相比,该通用架构计算简单、硬件复用率高,能满足多应用需求.
-
-
莫宁;
张晶悦
-
-
摘要:
俗话说:“用力者仿,用心者创。”于王中风而言,用心创造已经融入到灵魂深处。从以全乡第一名的成绩考入中等专业学校学习,到不用一年时间自学读完高中数学和大学高等数学,再到克服繁重的工作压力以及学习资料极端匮乏等重重阻力,最终以理科状元的优异成绩考入清华大学,以年长其他同学十岁的老生身份“挥斥方遒”,他的求学之路遍布荆棘却也鲜花盛开;从美国留学期间以超凡之志在行业顶级期刊发表多篇高质量论文,到因在FEC(纠错码)设计与VLSI(超大规模集成电路)实现方面的突出贡献被评为IEEE Fellow,再到毅然回国为祖国芯片技术发展披荆斩棘,他的科研轨迹始终围绕“中国梦想”。
-
-
陈杨
- 《第十二届设计与制造前沿国际会议(ICFDM2016)》
| 2016年
-
摘要:
本项目针对下一代超大规模集成电路制造对于无损伤抛光的要求,以新型抛光介质材料合成作为切入点,设计并可控合成具有不同微观结构的核壳包覆型有机/无机复合磨料.在常规化学机械抛光(CMP)条件下,研究复合磨料的微观结构对抛光质量(表面形貌、粗糙度和材料去除率等)的影响规律.揭示内核有机物和壳层无机物在无损伤抛光过程中的协同效应机制,致力于阐明复合磨料的微观结构-力学特性-抛光性能三者之间的内在关系,探索非刚性核壳结构有机/无机复合磨料在CMP中的作用机制,丰富和深化CMP过程中的摩擦学基础理论.研究对于指导该类型有机/无机复合磨料的结构设计具有指导意义,为实现硬脆衬底材料的无损伤超光滑表面加工提供了技术支撑和理论依据.
-
-
罗志强;
谢小柱;
魏昕;
胡伟;
任庆磊
- 《第16届全国特种加工学术会议》
| 2015年
-
摘要:
超大规模集成电路集成度高、可用散热面积小,芯片温度显著上升会严重影响其工作可靠性和使用寿命.传统吸液芯热管由于体积大易损坏,基于工质相变传热原理的微热管是解决芯片散热问题的有效途径.微热管的毛细结构是影响其传热能力的关键,在微热管毛细结构的制备方法上综述了国内外的研究现状,介绍了当前微热管毛细结构的制备方法,并展望了该领域的未来发展方向.
-
-
-
TANG Liang;
唐亮;
LI Xiao-yi;
李晓怡;
LUO Zu-ying;
骆祖莹
- 《第十五届全国容错计算学术会议(CFTC'13)》
| 2013年
-
摘要:
供电电压与工作温度直接影响集成电路(IC)的性能,因此,在IC设计中必须进行电热分析.P/G分析和3D热分析是电热分析的两个主要方面,分别用来对芯片的供电电压和工作温度进行求解.与现有的电热分析相比,本文综合考虑了温度(T)、功耗(P)、电压(V)和电导(G)等参数之间的相互影响,提出了一种电热综合分析方法——ET-TPVG.该方法通过对温度、电压、功耗和电导的分布进行迭代计算,最后输出收敛后的温度、电压和功耗分布.考虑到ET-TPVG方法的高计算复杂度,本文使用GPU并行计算对算法进行加速.实验结果表明:(1)现有的电热分析方法过于粗糙,采用保守估计来设计芯片性能;对芯片进行ET-TPVG分析,可以提供更加精确的性能设计容限.(2)将高性能计算应用于EDA研究领域,利用GPU并行计算有效地提高了电热综合分析的效率,与GPU串行计算相比,获得了48X的加速.
-
-
WU Sheng-feng;
邬晟峰;
XU Shi-yi;
徐拾义
- 《第十五届全国容错计算学术会议(CFTC'13)》
| 2013年
-
摘要:
在对超大规模集成电路进行随机测试的测试码之间的距离作定量分析的基础上,改进了最大距离测试算法中测试码的生成方法,使得所生成的伪随机测试码集合同时达到最大海明距离与近似最大笛卡尔距离.因此每一个测试码可以尽可能多地独立检测到更多不重复的故障.在此基础上,本文提出了准完全最大距离测试新算法的思想和构建理论,并详细阐述了该算法的执行流程.通过对ISCAS'85基准电路上进行的大量实验数据分析,已经表明本方法确实有效地提高了随机测试效率,降低了随机测试成本.
-
-
Weisi Li;
李伟思;
Zhuji Jin;
金洙吉;
Zewei Yuan;
苑泽伟
- 《2013年海峡两岸平坦化技术研讨会》
| 2013年
-
摘要:
电化学机械抛光(Electrochemical Mechanical Polishing,ECMP)是一种极具发展潜力的超大规模集成电路铜互连层低压力平坦化工艺.为改善ECMP的加工质量,本文提出在电解液中加入高介电常数磨粒,提高被加工表面附近的电势梯度以增强ECMP选择性去除能力.比较了三种介电常数不同的磨粒(金红石型TiO2,锐钛型TiO2,SiO2)的抛光效果,发现使用含介电常数最高的金红石型TiO2磨粒的电解液得到的表面质量最好.对含高介电常数磨粒的电解液各组分的含量进行了优化.最终确定的电解液含0.5mol/L氨基乙酸,0.1mol/L TSA(硫代水杨酸)和1wt%金红石型TiO2.使用该电解液得到的材料去除率为0.06mg/min,表面粗糙度Ra为8.9nm.
-
-
王琪;
李思昆
- 《第十九届计算机工程与工艺年会暨第五届微处理器技术论坛》
| 2015年
-
摘要:
在可重构处理单元阵列、片上总线和片上网络中,广泛使用开关网络来实现信息交换.随着VLSI工艺水平和集成度的不断提高,片上开关网络功耗已成为影响芯片系统功耗不可忽视的重要因素.本文提出一种可信的大规模开关网络功耗估算方法.该方法在建立包含开关网络主要设计变量的开关网络功耗宏模型基础上,利用线性回归完善功耗宏模型系数,得到了在确定的电压、频率、工艺尺寸下估算不同规模不同活跃性的开关网络结构功耗的表达式.该表达式估算开关网络功耗效率高、结果准确性好,具有较高的可信性.经实验验证,该方法功耗估算值和门级功耗模拟分析值相比,误差在10%以内.
-
-
王琪;
李思昆
- 《第十九届计算机工程与工艺年会暨第五届微处理器技术论坛》
| 2015年
-
摘要:
在可重构处理单元阵列、片上总线和片上网络中,广泛使用开关网络来实现信息交换.随着VLSI工艺水平和集成度的不断提高,片上开关网络功耗已成为影响芯片系统功耗不可忽视的重要因素.本文提出一种可信的大规模开关网络功耗估算方法.该方法在建立包含开关网络主要设计变量的开关网络功耗宏模型基础上,利用线性回归完善功耗宏模型系数,得到了在确定的电压、频率、工艺尺寸下估算不同规模不同活跃性的开关网络结构功耗的表达式.该表达式估算开关网络功耗效率高、结果准确性好,具有较高的可信性.经实验验证,该方法功耗估算值和门级功耗模拟分析值相比,误差在10%以内.
-
-
王琪;
李思昆
- 《第十九届计算机工程与工艺年会暨第五届微处理器技术论坛》
| 2015年
-
摘要:
在可重构处理单元阵列、片上总线和片上网络中,广泛使用开关网络来实现信息交换.随着VLSI工艺水平和集成度的不断提高,片上开关网络功耗已成为影响芯片系统功耗不可忽视的重要因素.本文提出一种可信的大规模开关网络功耗估算方法.该方法在建立包含开关网络主要设计变量的开关网络功耗宏模型基础上,利用线性回归完善功耗宏模型系数,得到了在确定的电压、频率、工艺尺寸下估算不同规模不同活跃性的开关网络结构功耗的表达式.该表达式估算开关网络功耗效率高、结果准确性好,具有较高的可信性.经实验验证,该方法功耗估算值和门级功耗模拟分析值相比,误差在10%以内.
-
-
王琪;
李思昆
- 《第十九届计算机工程与工艺年会暨第五届微处理器技术论坛》
| 2015年
-
摘要:
在可重构处理单元阵列、片上总线和片上网络中,广泛使用开关网络来实现信息交换.随着VLSI工艺水平和集成度的不断提高,片上开关网络功耗已成为影响芯片系统功耗不可忽视的重要因素.本文提出一种可信的大规模开关网络功耗估算方法.该方法在建立包含开关网络主要设计变量的开关网络功耗宏模型基础上,利用线性回归完善功耗宏模型系数,得到了在确定的电压、频率、工艺尺寸下估算不同规模不同活跃性的开关网络结构功耗的表达式.该表达式估算开关网络功耗效率高、结果准确性好,具有较高的可信性.经实验验证,该方法功耗估算值和门级功耗模拟分析值相比,误差在10%以内.