您现在的位置: 首页> 研究主题> VHDL

VHDL

VHDL的相关文献在1990年到2022年内共计2670篇,主要集中在自动化技术、计算机技术、无线电电子学、电信技术、电工技术 等领域,其中期刊论文2571篇、会议论文69篇、专利文献30篇;相关期刊764种,包括科学技术与工程、科技信息、电子产品世界等; 相关会议57种,包括河北省计算机学会、电子学会、自动化学会、人工智能学会、计算机辅助设计研究会、软件与信息服务业协会、电子政务研究会、高新技术产业协会2011年联合学术年会(河北省物联网技术和产业发展高峰论坛)、中国兵工学会第十四届测试技术年会暨中国高等教育学会第二届仪器科学及测控技术年会、中国电子学会第十三届青年学术年会等;VHDL的相关文献由4501位作者贡献,包括刘明业、白瑞林、李琳等。

VHDL—发文量

期刊论文>

论文:2571 占比:96.29%

会议论文>

论文:69 占比:2.58%

专利文献>

论文:30 占比:1.12%

总计:2670篇

VHDL—发文趋势图

VHDL

-研究学者

  • 刘明业
  • 白瑞林
  • 李琳
  • 孙志雄
  • 蒋炜华
  • 赵不贿
  • 刁岚松
  • 吴国强
  • 周明辉
  • 孟晗
  • 期刊论文
  • 会议论文
  • 专利文献

搜索

排序:

年份

作者

    • 裘奕; 王亚洁; 张国敬; 佟璐
    • 摘要: 随着风云气象卫星事业的飞速发展,卫星观测通道数量不断增加、时间和空间分辨率不断提高,原始数据码速率已经由每秒几十兆比特上升为几百兆比特,不久将达到千兆以上。卫星的主要任务是获取遥感数据,从某种角度而言,卫星的价值等价于遥感数据的质量和大小。原始数据通过无线电载波传输至地面站,从载波中准确无误地解调出原始数据,是风云卫星观测系统最关键的环节,星地接口的核心,也是数据处理和服务的基础。为了提升解调性能,本文开展基于高速数字信号处理技术,设计数字解调的整体结构,分析载波恢复、交叉极化抵消、时钟恢复、均衡等关键模块的实现原理及方法。在实验室环境下,采用VHDL语言实现8PSK全数字解调系统设计,当采用7/8LDPC译码时,数据传输速率可达1.2 Gb/s,验证了所设计方案在高速数字信号处理方面的优越性和有效性,为风云卫星发展以及未来气象卫星中的调制解调提供依据。
    • 袁家兵; 汪金成; 杨瑞; 于玉亭
    • 摘要: 本文设计了一个基于FPGA为核心的出租车计费模拟系统,本设计软件在QuartusII软件平台上用VHDL语言分为五个模块:时钟模块、电机控制模块、出租车计费模块、红外遥控模块和显示模块等,分模块进行调试和仿真,并最终在FPGA开发板上通过硬件测试。
    • 邹毅军
    • 摘要: 根据实际需求,使用VHDL语言,设计出一款可以供8人使用的8路抢答器。并已经在QuartusⅡ 16.0工具上进行了编译与波形仿真。硬件采用了Cyclone V SoC 5CSEMA5F31C6N芯片来实现抢答器的功能并已在开发板中下载验证。此款抢答器具有很强的可扩展性与易用性。
    • 钱虹凌
    • 摘要: 本文使用了基于FPGA的EDA软件,其功能十分强大,在此基础上利用VHDL语言采用自顶向下的设计方法设计的一款乒乓球游戏机,能准确实现该功能。
    • 姚丹
    • 摘要: 针对NVRAM具有读写速度快、数据非易失的特点,常用来存储重要数据,而FPGA具有高速并行处理大量数据的可大大提高数据处理速度叫。因此,本文提出了一种基于FPGA的NVRAM存储控制器设计方案。利用FPGA模块化的架思想[2],自上而下的设计流程,以VHDL作为硬件编程语言,通过Modelsim仿真软件进行编译、布局布线、下载、仿终实现了利用以FPGA为控制核心,产生NVRAM存储芯片的逻辑控制信号,进而实现在不同时机,对不同数据的读写控制等功能。
    • 廖超平
    • 摘要: 以输出20位二进制数据为例,设计了一个基于FPGA的数据输出显示电路。分析了N位二进制-BCD转换算法和LCD显示控制电路的设计原理与方法,并以此为根据,应用EDA技术设计了一种实现基于FPGA的数据输出显示电路。其基本原理是将二进制码表示中各个数码往左边移动一位,最高一位二进制位的数码移出二进制表示进入最低一位十进制位的8421表示中,而每个十进制位的8421表示中权为8的位的数码都移到高1位十进制位的8421表示中重新组合成新的8421表示。移位之前,要先做判断,看是否要做加三调整。
    • 吕栋腾
    • 摘要: 电子设计自动化(EDA)是集成电路(IC)技术领域的一种重要设计手段.以Altera公司的MAX 7000系列CPLD为载体设计方波数字信号源电路,选用当前主流的EDA软件MAX+PLUSII作为技术开发平台,采用VHDL作为硬件描述语言,通过芯片下载测试和波形仿真,实现了方波数字电路的功能,为方波数字电路的设计提供了一种新的实现方法.
    • 刘德方; 王先超; 陈秀明; 赵佳
    • 摘要: 针对现有抢答器性能不稳定、不精确等问题,以FPGA芯片EP2C35F672C8为实现载体,通过QUARTUSII9.0和VHDL设计并实现一款新颖的八人四组抢答器。采用VHDL设计各模块并生成逻辑符号图,按照抢答器的工作原理,将逻辑符号图级联构成抢答器的顶层电路,通过功能仿真、下载验证目标文件。实验结果表明,该抢答器能够正确显示抢答选手组号,可以应用在各类竞赛性质的场合。与传统的PIC或者单片机设计方案相比,简化了接口和控制,操作方便灵敏度高,能有效提高系统的可靠性。
    • 冯慈航
    • 摘要: 旋转编码轮或编码器是返回有关轴的角度位置或旋转速度信息的装置.本设计是在NEXYS3可编程逻辑电路上创建一个VHDL接口,并将一个编码器轮连接到可编程逻辑电路上,该电路将轮速值返回到计算机上,以此测量卡丁车发动机的转速.旋转编码器已经连接到FPGA开发板,FPGA将在PC端显示出旋转速度的值,从而利用该转速值作为信号进行其他的设计.该项目不仅需要完成VHDL的编程,还需要使用到一个变压器电路板,将编码器轮连接到可不同的电压下工作的课编程逻辑电路上.该项目涉及软件设计以及硬件的设计,整个系统设计也能基本完整地实现测速功能.
    • 刘德方; 王先超; 陈秀明; 赵佳
    • 摘要: 针对现有抢答器性能不稳定、不精确等问题,以FPGA芯片EP2C35F672C8为实现载体,通过QUARTUSII9.0和VHDL设计并实现一款新颖的八人四组抢答器.采用VHDL设计各模块并生成逻辑符号图,按照抢答器的工作原理,将逻辑符号图级联构成抢答器的顶层电路,通过功能仿真、下载验证目标文件.实验结果表明,该抢答器能够正确显示抢答选手组号,可以应用在各类竞赛性质的场合.与传统的PIC或者单片机设计方案相比,简化了接口和控制,操作方便灵敏度高,能有效提高系统的可靠性.
  • 查看更多

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号