首页> 外国专利> SRAM shutdown circuit for FPGA to conserve power when FPGA is not in use

SRAM shutdown circuit for FPGA to conserve power when FPGA is not in use

机译:当不使用FPGA时,FPGA的SRAM关断电路可以节省功耗

摘要

A circuit and method for FPGAs to allow a user to supply a shutdown signal at an external pin which causes internal circuitry in the FPGA to turn off pass transistors in the word lines of every SRAM cell in the FPGA thereby preventing wasted power by current drain to ground through an SRAM cell that happens to be addressed when the FPGA is not being used.
机译:FPGA的电路和方法,允许用户在外部引脚上提供关闭信号,从而使FPGA的内部电路关闭FPGA中每个SRAM单元的字线中的直通晶体管,从而防止电流浪费到通过一个SRAM单元接地,碰巧在不使用FPGA时被寻址。

著录项

  • 公开/公告号US6101143A

    专利类型

  • 公开/公告日2000-08-08

    原文格式PDF

  • 申请/专利权人 XILINX INC.;

    申请/专利号US19980221225

  • 发明设计人 ATUL V. GHIA;

    申请日1998-12-23

  • 分类号G11C7/00;

  • 国家 US

  • 入库时间 2022-08-22 01:36:27

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号