首页> 外国专利> Homogeneous dual-rail logic for DPA attack resistive secure circuit design

Homogeneous dual-rail logic for DPA attack resistive secure circuit design

机译:用于DPA抗攻击性安全电路设计的同质双轨逻辑

摘要

Homogenous dual-rail logic for DPA attack resistive secure circuit design is disclosed. According to one embodiment, an HDRL circuit comprises a primary cell and a complementary cell, wherein the complementary cell is an identical duplicate of the primary cell. The HURL circuit comprises a first set of inputs and a second set of inputs, wherein the second set of inputs are a negation of the first set of inputs. The HURL circuit has a differential power at a level that is resistive to DPA attacks.
机译:公开了用于DPA抗攻击性安全电路设计的同质双轨逻辑。根据一个实施例,HDRL电路包括主电池和互补电池,其中,所述互补电池是所述主电池的相同副本。 HURL电路包括第一组输入和第二组输入,其中第二组输入是第一组输入的取反。 HURL电路的差分功率可以抵抗DPA攻击。

著录项

  • 公开/公告号US9240786B2

    专利类型

  • 公开/公告日2016-01-19

    原文格式PDF

  • 申请/专利权人 KAZUYUKI TANIMURA;NIKIL DUTT;

    申请/专利号US201313794775

  • 发明设计人 NIKIL DUTT;KAZUYUKI TANIMURA;

    申请日2013-03-11

  • 分类号H03K19/00;H03K19/003;H03K19/096;

  • 国家 US

  • 入库时间 2022-08-21 14:30:16

相似文献

  • 专利
  • 外文文献
  • 中文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号