退出
我的积分:
中文文献批量获取
外文文献批量获取
公开/公告号CN109376467A
专利类型发明专利
公开/公告日2019-02-22
原文格式PDF
申请/专利权人 武汉工程大学;
申请/专利号CN201811377705.X
发明设计人 王丹丹;孙剑伟;邹连英;杨帆;李国平;
申请日2018-11-19
分类号
代理机构湖北武汉永嘉专利代理有限公司;
代理人许美红
地址 430074 湖北省武汉市洪山区雄楚大街693号
入库时间 2024-02-19 07:03:26
法律状态公告日
法律状态信息
法律状态
2019-03-19
实质审查的生效 IPC(主分类):G06F17/50 申请日:20181119
实质审查的生效
2019-02-22
公开
机译: 集成电路布局中时钟树平衡路径延迟的方法
机译: 最小化集成电路中时钟树偏斜的方法和装置
机译: 半导体集成电路的时钟树布局方法
机译:减少ASIC逻辑设计中的时钟偏差:时钟树管理方法
机译:兆赫兹应用中时钟树的优化设计
机译:用于3D集成电路的基于最小缓冲区插入的低功耗时钟树综合
机译:使用可调延迟缓冲器管理时钟树中时钟树的时钟偏斜器
机译:布局感知的建模和分析方法,可对集成电路电子学产生瞬态辐射
机译:使用BEAL的M3方法处理量化数据限制时加权残留计算偏差
机译:减少延迟不确定性的时钟树布局设计
机译:三维集成电路的时钟树插入与验证