首页> 中国专利> 集成电路中时钟树布局流程方法和时钟树偏差补偿装置

集成电路中时钟树布局流程方法和时钟树偏差补偿装置

摘要

本发明公开了一种集成电路中时钟树布局流程方法,具体包括以下步骤:步骤1:顶层布局;步骤2:硬模块的物理实现;步骤3:提取硬模块中的时钟树信息;步骤4:硬模块间的时钟树偏差的获取;步骤5:在顶层模块T中插入时钟树树偏差补偿装置;步骤6:在顶层模块T中进行顶层时钟树的生成;步骤7:对顶层模块T中各个硬模块之间的信号互连进行布线生成;步骤8:在进行整个芯片的静态时序分析时,抽取硬模块的接口时序模型;步骤9:全芯片的静态时序分析;步骤10:物理验证。本发明可以减少时钟树层级,降低时钟树平衡的难度;同时针对此流程方法提出一种时钟树偏差补偿装置,可以有效降低硬模块间时序收敛的难度。

著录项

  • 公开/公告号CN109376467A

    专利类型发明专利

  • 公开/公告日2019-02-22

    原文格式PDF

  • 申请/专利权人 武汉工程大学;

    申请/专利号CN201811377705.X

  • 申请日2018-11-19

  • 分类号

  • 代理机构湖北武汉永嘉专利代理有限公司;

  • 代理人许美红

  • 地址 430074 湖北省武汉市洪山区雄楚大街693号

  • 入库时间 2024-02-19 07:03:26

法律信息

  • 法律状态公告日

    法律状态信息

    法律状态

  • 2019-03-19

    实质审查的生效 IPC(主分类):G06F17/50 申请日:20181119

    实质审查的生效

  • 2019-02-22

    公开

    公开

相似文献

  • 专利
  • 中文文献
  • 外文文献
获取专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号