首页> 外文OA文献 >Adiabatic Flip-Flops and Sequential Circuit Design using Novel Resettable Adiabatic Buffers
【2h】

Adiabatic Flip-Flops and Sequential Circuit Design using Novel Resettable Adiabatic Buffers

机译:使用新型可复位绝热缓冲器的绝热触发器和顺序电路设计

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。
获取外文期刊封面目录资料

摘要

We propose novel resettable adiabatic buffers for five adiabatic logic families namely; Efficient Adiabatic Charge Recovery Logic (EACRL), Improved Efficient Charge Recovery Logic (IECRL), Positive Feedback Adiabatic Logic (PFAL), Complementary Pass-transistor Adiabatic Logic (CPAL) and Clocked Adiabatic Logic (CAL). We present the design of resettable flip-flops using the proposed buffers. The proposed flip-flops alleviate the problem of increased energy and area consumption incurred by the existing mux-based resettable flip-flops. We then design the 3-bit up-down counters and extended our comparison beyond energy dissipation using the above five adiabatic logic families. PFAL based sequential circuit designs gives the best performance trade-offs in terms of complexity, energy, speed and area compared to the other adiabatic designs.
机译:我们为五个绝热逻辑家族提出了新颖的可重置绝热缓冲器。高效绝热电荷恢复逻辑(EACRL),改进的高效电荷恢复逻辑(IECRL),正反馈绝热逻辑(PFAL),互补式通过晶体管绝热逻辑(CPAL)和时钟绝热逻辑(CAL)。我们提出了使用所提出的缓冲器的可复位触发器的设计。所提出的触发器减轻了由现有的基于多路复用器的可复位触发器引起的能量和面积消耗增加的问题。然后,我们设计3位上下计数器,并使用上述五个绝热逻辑系列将比较范围扩展到能量消耗之外。与其他绝热设计相比,基于PFAL的时序电路设计在复杂性,能量,速度和面积方面提供了最佳的性能折衷。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号