首页> 外文OA文献 >Research and Design of Low-power High-speed CMOS Pipelined ADC
【2h】

Research and Design of Low-power High-speed CMOS Pipelined ADC

机译:低功耗高速CMOS流水线ADC的研究与设计

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

随着无线通信系统和消费类电子产品的不断发展,设计和制造出低功耗高转换速度的模数转换器(ADC)成为迫切要求。流水线模数转换器(PipelinedADC),由于其在功耗、速度和精度方面表现出的优越性,从而在集成电路中得到广泛应用。 本文以实现低功耗、高速的10位流水线ADC为目标。首先介绍了每级1.5位的流水线的基本原理和系统结构,然后分析了各种非理想因素对流水线模数转换器的影响,以此作为重要参考依据来设计系统的模块电路。设计中,省去了流水线模数转换器前端的采样保持电路以降低系统功耗,同时还采用了采样电容逐级缩减技术以进一步降低功耗。运算放大器是各级模块的关键电路之一,设计中采用低功耗高性能的...
机译:随着无线通信系统和消费类电子产品的不断发展,设计和制造出低功耗高转换速度的模数转换器(ADC)成为迫切要求。流水线模数转换器(PipelinedADC),由于其在功耗、速度和精度方面表现出的优越性,从而在集成电路中得到广泛应用。 本文以实现低功耗、高速的10位流水线ADC为目标。首先介绍了每级1.5位的流水线的基本原理和系统结构,然后分析了各种非理想因素对流水线模数转换器的影响,以此作为重要参考依据来设计系统的模块电路。设计中,省去了流水线模数转换器前端的采样保持电路以降低系统功耗,同时还采用了采样电容逐级缩减技术以进一步降低功耗。运算放大器是各级模块的关键电路之一,设计中采用低功耗高性能的...

著录项

  • 作者

    杨旭刚;

  • 作者单位
  • 年度 2010
  • 总页数
  • 原文格式 PDF
  • 正文语种 zh_CN
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号