首页> 外文OA文献 >Circuits and algorithms for pipelined ADCs in scaled CMOS technologies
【2h】

Circuits and algorithms for pipelined ADCs in scaled CMOS technologies

机译:用于缩放CmOs技术的流水线aDC的电路和算法

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

CMOS technology scaling is creating significant issues for analog circuit design. For example, reduced signal swing and device gain make it increasingly difficult to realize high-speed, high-gain feedback loops traditionally used in switched capacitor circuits. This research involves two complementary methods for addressing scaling issues. First is the development of two blind digital calibration techniques. Decision Boundary Gap Estimation (DBGE) removes static non-linearities and Chopper Offset Estimation (COE) nulls offsets in pipelined ADCs. Second is the development of circuits for a new architecture called zero-crossing based circuits (ZCBC) that is more amenable to scaling trends. To demonstrate these circuits and algorithms, two different ADCs were designed: an 8 bit, 200MS/s in TSMC 180nm technology, and a 12 bit, 50 MS/s in IBM 90nm technology. Together these techniques can be enabling technologies for both pipelined ADCs and general mixed signal design in deep sub-micron technologies.
机译:CMOS技术的扩展正在为模拟电路设计带来重大问题。例如,减小的信号摆幅和器件增益使实现开关电容器电路中传统使用的高速,高增益反馈环路变得越来越困难。这项研究涉及两种解决缩放问题的互补方法。首先是两种盲数字校准技术的发展。决策边界间隙估计(DBGE)消除了静态非线性,并且流水线ADC中的斩波器偏移估计(COE)使偏移为零。第二是为称为零交叉电路(ZCBC)的新架构开发电路,该电路更适合于扩展趋势。为了演示这些电路和算法,设计了两个不同的ADC:TSMC 180nm技术为8位200MS / s,IBM 90nm技术为12位50MS / s。这些技术在一起可以为流水线ADC和深亚微米技术中的通用混合信号设计提供支持。

著录项

  • 作者

    Brooks Lane Gearle 1975-;

  • 作者单位
  • 年度 2008
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号