机译:在0.25μmCMOS技术中于2.5 V电压下使用开关电容器电路和运算放大器共享的10位管道Adc设计与仿真
机译:14位列读出电路,采用单对差分PGA使用故意偏移和两步缩放参考SAR ADC用于CMOS图像传感器
机译:基于最大电路共享方案的10位100 MS / s 24.2 mW 0.8 mm〜2 0.18μmCMOS流水线ADC
机译:一种工艺技术可扩展的流水线ADC架构,可在45nm CMOS中实现6位和4 GS / s ADC
机译:采用90nm数字CMOS技术的低压低功耗10位管线ADC。
机译:用于神经科学和基于细胞的生物传感器的多电极阵列中的CMOS集成电路技术的商业化
机译:用于流水线ADC的CMOS混合模式样品和保持电路