AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:超低压VLsI电路的超低功耗设计和功率降低技术研究
Varanasi Phani Kameswara Abhishikth;
机译:用于纳米级VLSI电路中超低压,超低功耗网络的新型加法器单元
机译:纳米级VLSI电路的超低功耗PMOS和NMOS设计
机译:采用破坏性的超低泄漏设计技术的超低功耗模拟和数字电路及微系统
机译:超低压和超低功耗流水线ADC的设计技术。
机译:青光眼的治疗超声:低频低功率的临床应用降低眼压的超声波装置
机译:降低CMOS VLSI电路泄漏功率的不同低功耗设计技术的比较研究
机译:低功耗VLSI设计使用顺序单元中的电路故障作为低电压检查以限制操作
机译:使用顺序电池中的电路故障作为低电压检查以限制运行的低功耗VLSI设计
机译:四轨电路架构,用于超低功耗和电压CMOS电路设计
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。