首页> 外文OA文献 >Analysis and design of an 80 Gbit/sec clock and data recovery prototype
【2h】

Analysis and design of an 80 Gbit/sec clock and data recovery prototype

机译:分析和设计80 Gbit / sec时钟和数据恢复原型

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

La demande croissante de toujours plus de débit pour les télécommunications entraine une augmentation de la fréquence de fonctionnement des liaisons séries. Cette demande se retrouve aussi dans les systèmes embarqués du fait de l'augmentation des performances des composants et périphériques. Afin de s'assurer que le train de données est bien réceptionné, un circuit de restitution d'horloge et de données est placé avant tout traitement du coté du récepteur. Dans ce contexte, les activités de recherche présentées dans cette thèse se concentrent sur la conception d'une CDR (Clock and Data Recovery). Nous détaillerons le comparateur de phase qui joue un rôle critique dans un tel système. Cette thèse présente un comparateur de phase ayant comme avantage d'avoir une mode de fenêtrage et une fréquence de fonctionnement réduite. La topologie spéciale utilisée pour la CDR est décrite, et la théorie relative aux oscillateurs verrouillés en injection est expliquée. L'essentiel du travail de recherche s'est concentrée sur la conception et le layout d'une restitution d'horloge dans le domaine millimétrique, à 80 Gbps. Pour cela plusieurs prototypes ont été réalisés en technologie BiCMOS 130 nm de STMicrolectronics.
机译:对越来越高的电信速度的不断增长的需求导致串行链路的工作频率增加。由于组件和外围设备性能的提高,在嵌入式系统中也发现了这种需求。为了确保正确接收数据流,在接收器一侧进行任何处理之前,先放置一个时钟和数据恢复电路。在这种情况下,本文提出的研究活动集中在CDR(时钟和数据恢复)的设计上。我们将详细介绍在这种系统中起关键作用的相位比较器。本文提出了一种相位比较器,其优点是具有开窗模式和降低的工作频率。描述了用于CDR的特殊拓扑,并解释了与注入锁定振荡器有关的理论。大多数研究工作都集中在毫米波域80 Gbps时钟重现的设计和布局上。为此,使用STMicrolectronics的BiCMOS 130 nm技术制作了多个原型。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号