首页> 外文OA文献 >Caractérisation électrique de transistors sans jonctions avec simulation numérique
【2h】

Caractérisation électrique de transistors sans jonctions avec simulation numérique

机译:采用数字仿真的无结晶体管的电气特性

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

L'invention du premier transistor à Bell lab's, dans le groupe de W. Shockley, en 1947 a été suivie d'une ère de développement des circuits intégrés (IC). Depuis plusieurs dizaines d'années, la dimension critique des transistors métal/oxyde/semi-conducteurs (les transistors MOS), la longueur physique de la grille, a diminué à un rythme régulier. Cette évolution, motivée par des raisons économiques, a été anticipée par G. Moore, et est de ce fait connue sous le nom de "loi de Moore". La dimension de grille a d'ores et déjà été réduite de plus de 2 ordres de grandeur et, dans son édition2012, l'association ITRS prédit qu'elle décroîtra encore, de 22nm en 2011 à environ 6nm en 2026 [1].Toutefois, cette réduction des dimensions fait apparaître un certain nombre d'effets secondaires qui altèrent le fonctionnement idéal des transistors MOS [2].
机译:1947年,W。Shockley团队在Bell实验室发明了第一个晶体管,紧随其后的是集成电路(IC)发展的时代。几十年来,金属/氧化物/半导体晶体管(MOS晶体管)的临界尺寸(栅极的物理长度)以规则的速率减小。这种发展是出于经济原因,是G. Moore所预期的,因此被称为“摩尔定律”。网格尺寸已经减小了2个数量级以上,ITRS协会在其2012年版中预测它将进一步减小,从2011年的22nm降低到2026年的6nm左右[1]。因此,尺寸的减小揭示了一定数量的副作用,这些副作用改变了MOS晶体管的理想功能[2]。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号