首页> 外文OA文献 >A novel flash erase EEPROM memory cell with reversed poly roles
【2h】

A novel flash erase EEPROM memory cell with reversed poly roles

机译:具有反向多角色的新型闪存擦除EEpROm存储器单元

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

A novel structure for a flash EEPROM memory cell is described. The structure employs the first poly as a control gate, while the second poly is used as the floating gate. Such a reversed structure allows the floating gate to overlap both the source and drain even with a merged transistor memory cell structure. Erasing can thus be performed independently at the source junction while programming is performed at the drain junction. This allows the independent optimization of each of the two junctions to satisfy the conflicting program and erase requirements. In addition, an alternative cell structure with a third poly erase electrode is made possible by the reversed poly roles
机译:描述了一种用于快速EEPROM存储单元的新颖结构。该结构将第一多晶硅用作控制栅极,而将第二多晶硅用作浮动栅极。即使采用合并的晶体管存储单元结构,这种反向结构也允许浮栅重叠源极和漏极。因此,可以在源极结处独立执行擦除操作,而在漏极结处执行编程操作。这允许两个结点中的每个结点的独立优化,以满足冲突的编程和擦除要求。另外,通过反向的多晶硅作用,具有第三多晶硅擦除电极的替代单元结构成为可能。

著录项

  • 作者

    Amin A.A.M.;

  • 作者单位
  • 年度 1991
  • 总页数
  • 原文格式 PDF
  • 正文语种
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号