首页> 外文OA文献 >Speed optimised array architecture for flash EEPROMs
【2h】

Speed optimised array architecture for flash EEPROMs

机译:闪存EEpROm的速度优化阵列架构

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The author describes a new architecture for a split-gate flash EEPROM memory array. The new array architecture provides increased speed and less susceptibility to soft writes during read operations. A unique circuit design and operation method obviates the need for applying high erase voltage in the path between the memory array and the sense amplifier. This allows all the transistors in this speed path to be fabricated as low voltage minimum channel length devices, thereby increasing their speed of operation and consequently the speed of the memory device as a whole. The new architecture, however, requires the addition of two extra rows of nonmemory cell transistors in addition to following a strict programming sequence to guard against spurious programming of unselected cells
机译:作者介绍了一种分裂栅闪存EEPROM存储器阵列的新架构。新的阵列架构在读取操作期间提高了速度,并减少了对软写入的敏感性。独特的电路设计和操作方法消除了在存储器阵列与读出放大器之间的路径中施加高擦除电压的需要。这允许该速度路径中的所有晶体管被制造为低压最小沟道长度的器件,从而提高了它们的操作速度,从而提高了整个存储装置的速度。但是,新架构除了遵循严格的编程顺序以防止对未选择的单元进行虚假编程之外,还需要增加两行额外的非存储单元晶体管

著录项

  • 作者

    Amin A.A.M.;

  • 作者单位
  • 年度 1993
  • 总页数
  • 原文格式 PDF
  • 正文语种
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号