首页> 外文OA文献 >High program efficiency of p-type floating gate in n-channel split-gate embedded flash memory
【2h】

High program efficiency of p-type floating gate in n-channel split-gate embedded flash memory

机译:n通道分栅嵌入式闪存中p型浮栅的编程效率高

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

[[abstract]]This work proposes a novel p-type boron-doped floating gate for n-channel split-gate flash memory. A lower program voltage, with a programming time of 7 μs, results in five times of the conventional source-side injection programming efficiency, a 5% wider program/erase window, and more reliable endurance characteristics. Additionally, a 2 Mbit embedded flash Intellectual Property (IP) has been successfully implemented and statistically compared. The lower program voltage reduces concerns around the high-voltage decoder, the charge pump efficiency, and the array efficiency beyond 90 nm nodes. The new p-doped split-gate structure provides a very promising solution for advanced embedded split-gate flash memory beyond the 90 nm node.
机译:[[摘要]]这项工作提出了一种新颖的p型硼掺杂浮栅,用于n沟道分离栅闪存。较低的编程电压,具有7μs的编程时间,是传统源极侧注入编程效率的五倍,具有5%的编程/擦除窗口,并且具有更可靠的耐久性。此外,已经成功实施了2 Mbit嵌入式闪存知识产权(IP)并进行了统计比较。较低的编程电压减少了围绕高压解码器,电荷泵效率以及超过90 nm节点的阵列效率的担忧。新的p掺杂分裂栅结构为90 nm以上节点的高级嵌入式分裂栅闪存提供了非常有前途的解决方案。

著录项

  • 作者

    Hung-Sheng Shih;

  • 作者单位
  • 年度 2012
  • 总页数
  • 原文格式 PDF
  • 正文语种 [[iso]]en
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号