首页> 外文OA文献 >Optoelectronic Backplane Interconnect Technology Development - POINT
【2h】

Optoelectronic Backplane Interconnect Technology Development - POINT

机译:光电背板互连技术开发-POINT

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

[[abstract]]This paper describes the technical approach and progresses of the POINT program. This project is a collaborative effort among GE, Honeywell, AMP, AlliedSignal, Columbia University and University of California at San Diego, sponsored by DARPA/ETO to develop affordable optoelectronic packaging and interconnect technologies for board and backplane applications. In this paper, we report the development of a backplane interconnect structure using polymer waveguides to an interconnect length of 280 mm to demonstrate high density and high speed interconnect, and the related technical development efforts on: (a) a high density and high speed VCSEL array packaging technology that employs planar fabrication and batch processing for low-cost manufacturing, (b) passive alignment techniques for reducing recurrent cost in optoelectronic assembly, (c) low-cost optical polymers for board and backplane level interconnects, and (d) CAD tools for modeling multimode guided wave systems and assisting optoelectronic packaging mechanical design.
机译:[[摘要]]本文介绍POINT程序的技术方法和进展。这个项目是由DARPA / ETO赞助的GE,霍尼韦尔,AMP,联合信号,哥伦比亚大学和圣地亚哥的加利福尼亚大学之间的共同努力,旨在开发可负担的光电封装和互连技术,以用于板和背板应用。在本文中,我们报告了使用聚合物波导的互连长度为280 mm的背板互连结构的发展,以展示高密度和高速互连,以及在以下方面的相关技术开发工作:(a)高密度和高速VCSEL阵列封装技术,采用平面制造和批处理工艺进行低成本制造,(b)无源对准技术可降低光电组件的重复成本,(c)用于板级和背板级互连的低成本光学聚合物,以及(d)CAD用于对多模导波系统建模并协助光电包装机械设计的工具。

著录项

  • 作者

    Y.S. Liu;

  • 作者单位
  • 年度 2012
  • 总页数
  • 原文格式 PDF
  • 正文语种 [[iso]]en
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号