首页> 外文OA文献 >Parameterized SPICE subcircuits for submicron multilevel interconnect modeling
【2h】

Parameterized SPICE subcircuits for submicron multilevel interconnect modeling

机译:用于亚微米多层互连建模的参数化SPICE子电路

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

[[abstract]]A parameterized interconnect modeling system which provides VLSI designers with a direct link between finite-difference 2-D/3-D capacitance simulators and SPICE simulators is described. In this way, both the device modeling and the interconnect modeling are parameterized, and the time needed to generate SPICE inputs is estimated to decrease by two or three orders of magnitude with this approach
机译:[摘要]描述了一种参数化的互连建模系统,该系统为VLSI设计人员提供了有限差分2-D / 3-D电容模拟器和SPICE模拟器之间的直接链接。这样,既可以对设备建模也可以对互连建模进行参数化,并且使用这种方法可以估计生成SPICE输入所需的时间减少两个或三个数量级。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号