首页> 外文OA文献 >A Time-Interleaved Track Hold in 0.13μm CMOS sub-sampling a 4 GHz Signal with 43dB SNDR
【2h】

A Time-Interleaved Track Hold in 0.13μm CMOS sub-sampling a 4 GHz Signal with 43dB SNDR

机译:采用0.13μmCmOs的时间交错跟踪和保持,对4 GHz信号进行二次采样,具有43dB sNDR

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Abstract—A 16-channel time-interleaved Track and Hold is presented. Three techniques are introduced enabling a high bandwidth and linearity and good timing alignment. Integrated ADCs are used to evaluate the performance of the T/H. Single channel performance is 43 dB SNDR at an input frequency of 4 GHz. Multi-channel performance is 48 dB SNDR at 1.35 GS/s with an ERBW of 1 GHz. The power consumption of the T/H including clock-driver and buffers is 74 mW.
机译:摘要—介绍了一种16通道时间交错的跟踪和保持。引入了三种技术,可实现高带宽和线性度以及良好的时序对齐。集成ADC用于评估T / H的性能。在4 GHz的输入频率下,单通道性能为43 dB SNDR。在1.35 GS / s下,ERBW为1 GHz时,多通道性能为48 dB SNDR。包括时钟驱动器和缓冲器的T / H的功耗为74 mW。

著录项

相似文献

  • 外文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号