机译:一个2.8 GS / s 44.6 mW时间交错ADC在65 nm CMOS中实现50.9 dB SNDR和1.5 GHz的3 dB有效分辨率带宽
机译:80 GS / S 5.5 ENOB时间交错的逆变器基于CMOS跟踪和保持
机译:一个用于65nm CMOS的时间交错SAR ADC的10GS / s 6位采样保持放大器
机译:具有43dB SNDR的0.13μmcmos子采样的时间交错轨道和保持在0.13μmcmos中的4 ghz信号
机译:在0.13微米CMOS工艺中设计2.4 GHz VCO的比较研究
机译:A 78 DB SNDR 87 MW 20 MHz带宽连续时间$ Delta Sigma $ ADC与基于VCO的Integrator和量化器以0.13 $ mu $ M CMOS实现