首页> 外文OA文献 >Evaluación de los bloques funcionales pertenecientes al CDMA Reverse Traffic Channel IS-95, mediante aproximación = Evaluation of CDMA IS-95 Reverse Traffic Channeludfunctional blocks, using approximation
【2h】

Evaluación de los bloques funcionales pertenecientes al CDMA Reverse Traffic Channel IS-95, mediante aproximación = Evaluation of CDMA IS-95 Reverse Traffic Channeludfunctional blocks, using approximation

机译:通过近似估计属于CDma反向业务信道Is-95的功能块=评估CDma Is-95反向业务信道 ud功能块,使用近似

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

El presente trabajo ilustra los avances realizados para la Tesis de Maestría en Ingeniería Eléctrica desarrollada en el área de simulación de sistemas de comunicación digital y el diseño orientado hacia los conceptos SDR (Software Defined Radio) dentro del Grupo de Control y Procesamiento Digital de Señales. Este documento presenta una metodología de diseño orientada al modelado de los bloques funcionales CDMA Reverse Traffic Channel y además una metodología de validación dirigida a la comprobación de resultados obtenidos luego de la implementación funcional de los bloques en lenguaje VHDL. Se propone un procedimiento de generación automática del codigo VHDL correspondiente a los bloques analizados, los cuales son modelados con una estructura generalizada propuesta, basada en Registros de Corrimiento Realimentados Linealmente (LFSR) modificados con el fin de que permitan generar funcionalidades adicionales de salida, resultantes de la combinación lineal de las posiciones del registro. Se propone una modelo matricial para la configuración de los lazos de realimentación y las funciones de salida. La descripción del modelo se generaliza haciendo uso de UML y se presenta como un Modelo Oculto de Markov (HMM) operando bajo las teorías de los los Campos de Galois. Para la metodología de validación se propone la generación de archivos gráficos (*.vec) a partir de los resultados obtenidos con Simulink, los cuales pueden ser utilizados en entornos de desarrollo digital como MAXPLUS II o QUARTUS II. Los archivos generados permiten la simulación directa y la correspondiente verificación de los resultados. Para la generación de las descripciones VHDL se realiza una aproximación entity-based (basada en entidades) la cual se presenta en [27] como un enfoque hacia la descomposición jerárquica basada en unidades funcionales donde una entidad VHDL se considera como una abstracción de un objeto hardware, en este caso un Bloque Funcional / Abstract: This work presents advances in the Master Thesis in Electrical Engineering developed in simulation of telecommunication systems and design oriented to SRD (Software DefinedudRadio) concepts in the Group of Control and Digital Signal Processing. This document presents a design methodology oriented to modeling of functional CDMA Reverse Traffic Channels blocks and a validation methodology to check results obtained from functional implementation of blocks in VHDL. A procedure for automatic VHDL code generation corresponding to analyzed blocks, is proposed. Blocks are modeled with a proposed generalized structure based on modified Linear Feedback Shift Registers (LFSR) to allow generation of output functionalities which are result of linear combination of register positions. Is proposed a matrix model to configure feedback loops and output functions. Model description is given as a UML modeludand is presented as a corresponding Hidden Marvok Model (HMM) operating under Galois Fields theory. For validation methodology, graphic file generation is proposed, using results from Simulink, which may be used in development environments like MAX PLUS II or QUARTUS II.udGenerated files allows direct simulation and corresponding results checking. In generation of VHDL code is made an approach entity-based presented in [27] as a focus to hierarchical decomposition based on functional units where a VHDL entity is taken as a hardware object abstraction, in this case a functional block.
机译:这项工作说明了在数字通信系统的仿真领域和针对数字信号处理和控制组内SDR(软件定义的无线电)概念的设计方面为电气工程硕士学位论文所取得的进展。该文档提出了一种针对CDMA反向业务信道功能模块建模的设计方法,以及一种旨在检查以VHDL语言对模块进行功能实施后获得的结果的验证方法。我们基于修改后的线性反馈寄存器(LFSR),提出了一种用于自动生成与所分析块相对应的VHDL代码的程序,这些代码块采用拟议的通用结构进行建模,以生成附加的输出功能,从而寄存器位置的线性组合。针对反馈回路和输出功能的配置,提出了一个矩阵模型。该模型的描述使用UML进行了概括,并作为在Galois领域的理论下运行的隐马尔可夫模型(HMM)提出。对于验证方法,从Simulink获得的结果中提出了图形文件(* .vec)的生成方法,该结果可用于MAXPLUS II或QUARTUS II等数字开发环境。生成的文件允许直接仿真和结果的相应验证。为了生成VHDL描述,执行了一种基于实体的方法,该方法在[27]中作为基于功能单元的层次分解的方法提出,其中VHDL实体被视为对象的抽象。硬件,在这种情况下为功能块/摘要:这项工作介绍了电气工程硕士论文的进展,该论文是在电信系统仿真中开发的,面向控制和数字信号处理组中的SRD(软件定义的 udRadio)概念。该文档提出了一种面向功能性CDMA反向业务信道模块建模的设计方法,以及一种用于检查从VHDL中的模块功能实现中获得的结果的验证方法。提出了一种自动生成与被分析块相对应的VHDL代码的程序。使用基于改进的线性反馈移位寄存器(LFSR)的提议的通用结构对模块进行建模,以允许生成输出功能,这些功能是寄存器位置线性组合的结果。提出了配置反馈回路和输出功能的矩阵模型。模型描述以UML模型给出,ud表示为在Galois Fields理论下运行的相应的隐马尔可夫模型(HMM)。对于验证方法,提出了使用Simulink的结果生成图形文件的方法,该结果可在MAX PLUS II或QUARTUS II等开发环境中使用 UdGenerated文件允许直接仿真和相应的结果检查。在VHDL代码的生成中,在[27]中提出了一种基于实体的方法,重点放在基于功能单元的层次分解上,其中VHDL实体被视为硬件对象抽象,在这种情况下是功能块。

著录项

  • 作者单位
  • 年度 2006
  • 总页数
  • 原文格式 PDF
  • 正文语种 {"code":"es","name":"Spanish","id":10}
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号