首页> 外文OA文献 >Dynamic power reduction of FPGA-based reconfigurable computers using precomputation
【2h】

Dynamic power reduction of FPGA-based reconfigurable computers using precomputation

机译:使用预计算的基于FpGa的可重构计算机的动态功耗降低

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper examines the effectiveness of employing pre-computation techniques to reduce power consumption of field configurable computing systems. Multiplier is modified with pre-computation techniques and are implemented using commercial off-the-shelf FPGAs. Pre-computation techniques reduce dynamic power consumption of a module by eliminating unnecessary signal switching activities in inactive portions of the modules. Experiments have shown that up to 52% of logic and signal power consumption can be reduced in multiplier module. Furthermore, when compared to ASIC implementations, FPGA implementations of pre-computation modules have the advantage of lower area overhead as most of them can be implemented using originally unoccupied related FPGA resources. Finally, it was found that the effectiveness of pre-computation depends heavily on the input data statistics. It is expected that compilers for future reconfigurable computers may take full advantage of such power saving techniques by optimizing the architecture according to data input statistics.
机译:本文研究了采用预计算技术来降低现场可配置计算系统功耗的有效性。乘法器采用预计算技术进行了修改,并使用商用现货FPGA实现。预计算技术通过消除模块非活动部分中不必要的信号切换活动来减少模块的动态功耗。实验表明,乘法器模块可以减少多达52%的逻辑和信号功耗。此外,与ASIC实现方案相比,预计算模块的FPGA实现方案具有较低的区域开销的优势,因为它们中的大多数都可以使用最初未占用的相关FPGA资源来实现。最后,发现预计算的有效性在很大程度上取决于输入数据的统计信息。可以预期,未来的可重配置计算机的编译器可以通过根据数据输入统计信息优化体系结构来充分利用这种节能技术。

著录项

  • 作者

    So HKH; Tsang CC;

  • 作者单位
  • 年度 2010
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号