首页> 外文OA文献 >Delay Fault Modelling/Simulation using VHDL-AMS in Multi-Vdd Systems
【2h】

Delay Fault Modelling/Simulation using VHDL-AMS in Multi-Vdd Systems

机译:在多Vdd系统中使用VHDL-ams进行延迟​​故障建模/仿真

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

With the growing density of Very Large Scale Integrated(VLSI) circuits, traditional digital fault simulation is no longer a viable option. This is because of analogue-like behaviour in digital circuits. The need for fast fault simulation is one of the main requirements in test pattern generation. The trade off between accurate simulations at transistor level, as in SPICE and fast simulation at gate level using a Hardware Descriptive Language (HDL) can be achieved by using behavioural modelling languages such as VHDL-AMS. In this paper, we have demonstrated that behavioural fault simulation for resistive faults can produce fast and accurate results.
机译:随着超大规模集成电路(VLSI)电路密度的增长,传统的数字故障仿真不再是可行的选择。这是由于数字电路中类似模拟的行为。快速故障仿真的需求是测试模式生成的主要要求之一。可以通过使用行为建模语言(例如VHDL-AMS)在晶体管级(如SPICE)中进行精确仿真与在门级中使用硬件描述语言(HDL)进行快速仿真之间进行权衡。在本文中,我们证明了针对电阻性故障的行为故障仿真可以产生快速而准确的结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号