首页> 外文OA文献 >An all-digital PLL clock multiplier
【2h】

An all-digital PLL clock multiplier

机译:全数字pLL时钟倍频器

摘要

A fully integrated digital PLL used as a clock multiplying circuit is designed and manufactured. The PLL has no off-chip components and it is made from standard cells found in most digital standard cell libraries. It is therefore portable between processes as an IP-block. Using a 0.35 μm standard CMOS process and a 3.0 V supply voltage, the PLL has a frequency range of 152 MHz to 366 MHz and occupies an on-chip area of about 0.07 mm. In addition, the next version of this all-digital PLL is described in synthesizable VHDL-code, which simplifies digital system process change simulation
机译:设计并制造了一个完全集成的数字PLL,用作时钟倍频电路。 PLL没有片外组件,由大多数数字标准单元库中的标准单元制成。因此,它可以作为IP块在进程之间移植。使用0.35μm标准CMOS工艺和3.0 V电源电压,PLL的频率范围为152 MHz至366 MHz,并占用约0.07 mm的片上面积。此外,可合成的VHDL代码描述了该全数字PLL的下一个版本,从而简化了数字系统过程变更仿真。

著录项

  • 作者

    Olsson Thomas; Nilsson Peter;

  • 作者单位
  • 年度 2002
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号