机译:基于直接时钟周期内插的1.3周期锁定时间,非PLL / DLL时钟乘法器,用于“按需时钟”
机译:基于直接时钟周期内插的1.3周期锁定时间,非PLL / DLL时钟乘法器,用于“按需时钟”
机译:使用32.768kHz参考时钟和≤0.45-V电源的蓝牙低功耗全数字PLL
机译:全数字PLL时钟乘法器
机译:用于频率合成的Bang-Bang全数字PLL
机译:DNP-PLL白蛋白复合物免疫的遗传无应答豚鼠中抗DNP-PLL和抗对流白蛋白抗体的细胞定位
机译:全数字PLL时钟乘法器
机译:采用10单元库的全数字基带65nm pLL / FpLL时钟倍频器。