首页> 外文OA文献 >A selectable-bandwidth 3.5 mW, 0.03 mm(2) self-oscillating Sigma Delta modulator with 71 dB dynamic range at 5 MHz and 65 dB at 10 MHz bandwidth
【2h】

A selectable-bandwidth 3.5 mW, 0.03 mm(2) self-oscillating Sigma Delta modulator with 71 dB dynamic range at 5 MHz and 65 dB at 10 MHz bandwidth

机译:可选带宽3.5 mW,0.03 mm(2)自振荡sigma Delta调制器,5 mHz时动态范围为71 dB,10 mHz带宽时为65 dB

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this paper we present a dual-mode third order continuous time Sigma Delta modulator that combines noise shaping and pulse-width-modulation (PWM). In our 0.18 micro-m CMOS prototype chip the clock frequency equals 1 GHz, but the PWM carrier is only around 125 MHz. By adjusting the loop filter, the ADC bandwidth can be set to 5 or 10 MHz. In the 5 MHz mode the peak SNDR equals 64 dB and the dynamic range 71 dB. In the 10 MHz mode the peak SNDR equals 58 dB and the DR 65 dB. This performance is achieved at an attractively low silicon area of 0.03 mm^2 and a power consumption of 3.5 mW.
机译:在本文中,我们提出了一种将噪声整形和脉宽调制(PWM)相结合的双模三阶连续时间Sigma Delta调制器。在我们的0.18微米CMOS原型芯片中,时钟频率等于1 GHz,但PWM载波仅为125 MHz左右。通过调整环路滤波器,可以将ADC带宽设置为5或10 MHz。在5 MHz模式下,峰值SNDR等于64 dB,动态范围为71 dB。在10 MHz模式下,峰值SNDR等于58 dB,DR等于65 dB。在0.03 mm ^ 2的极低硅面积和3.5 mW的功耗下实现了这一性能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号