机译:兼容IEEE 1500的可编程包装器,用于测试面向字的存储核心
机译:包装扫描链设计,用于嵌入式内核的快速和低功耗测试
机译:IPRM:核心包装设计的IP核心资源多路复用,可减少基于DVFS的多核SoC中的测试应用时间
机译:符合IEEE P1500的分层核心测试包装设计
机译:基于IEEE 1451标准的换能器接口模块的TEDS写入器,读取器和测试系统的设计
机译:在分层年龄-时期-队列模型中评估队列和周期效应的重要性:在美国总统选举中口头测验分数和选民投票率的应用
机译:用于测试具有多个时钟域的Ip核的包装器设计