AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:nMOS传输晶体管逻辑样式与CMOS互补单元之间的比较
Rakesh Mehrotra; Massoud Pedram; Xunwei Wu;
机译:低功耗逻辑样式:CMOS与传输晶体管逻辑
机译:使用互补式传输晶体管逻辑的3.8ns CMOS 16 * 16-b乘法器
机译:在基于标准单元的设计环境中,使用混合传输晶体管/ CMOS逻辑单元进行低面积/低功耗综合
机译:NMOS和CMOS薄膜晶体管的设计及其在电子纺织品中的应用。
机译:基于CMOS的碳纳米管传输晶体管逻辑集成电路
机译:采用45nm技术的摆动恢复互补通过晶体管逻辑的功耗感知加法器单元结构
机译:CMOS存储单元,在编程和擦除期间通过NMOS和PMOS晶体管进行隧穿,并通过传输门将NMOS和PMOS晶体管分开
机译:用于互补金属氧化物半导体(CMOS)晶体管的NMOS LDD PMOS Halo(HALO)集成电路
机译:具有用于半导体器件的掩埋沟道NMOS晶体管的CMOS逻辑门及其制造方法
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。