AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:增强DSP算法性能的灵活DSP模块
Hadi Par; Ro Cevrero; Panagiotis Athanasopoulos; Philip Brisk; Yusuf Leblebici; Paolo Ienne;
机译:在FPGA中使用嵌入式DSP Slice和Block RAM的灵活长度算法处理器
机译:在FPGA上使用可扩展的有限域算术模块的柔性椭圆曲线密码协处理器
机译:赛灵思FPGA上的多泵灵活DSP模块可减少资源
机译:灵活的DSP模块可增强FPGA算术性能
机译:DSP算术块上的BiCMOS实现。
机译:使用经颅直流电刺激(tDCS)增强数字量级处理和心理算术的性能
机译:用于Xilinx FPGA的资源减少的多级灵活DSP块
机译:适用于FPGA的可重配置算术逻辑块阵列
机译:用于处理算术和逻辑运算的单元,并用于处理器(CPU),多计算机系统,数据流处理器(DFP),数字信号处理器(DSP),可伸缩处理器和可编程逻辑组件(FPGA)
机译:用于算术和逻辑运算的处理元件,用于中央处理器(CPU),多计算机系统,流处理器(PP),数字信号处理器(DSP),脉动处理器和现场可编程门阵列(FPGA)
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。