首页> 外文OA文献 >Projecto e implementação de osciloscópio digital baseado na norma IEEE1451.0
【2h】

Projecto e implementação de osciloscópio digital baseado na norma IEEE1451.0

机译:基于IEEE1451.0的数字示波器的设计与实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Os osciloscópios digitais são utilizados em diversas áreas do conhecimento, assumindo-se no âmbito da engenharia electrónica, como instrumentos indispensáveis. Graças ao advento das Field Programmable Gate Arrays (FPGAs), os instrumentos de medição reconfiguráveis, dadas as suas vantagens, i.e., altos desempenhos, baixos custos e elevada flexibilidade, são cada vez mais uma alternativa aos instrumentos tradicionalmente usados nos laboratórios.Tendo como objectivo a normalização no acesso e no controlo deste tipo de instrumentos, esta tese descreve o projecto e implementação de um osciloscópio digital reconfigurável baseado na norma IEEE 1451.0. Definido de acordo com uma arquitectura baseada nesta norma, as características do osciloscópio são descritas numa estrutura de dados denominada Transducer Electronic Data Sheet (TEDS), e o seu controlo é efectuado utilizando um conjunto de comandos normalizados.O osciloscópio implementa um conjunto de características e funcionalidades básicas, todas verificadas experimentalmente. Destas, destaca-se uma largura de banda de 575kHz, um intervalo de medição de 0.4V a 2.9V, a possibilidade de se definir um conjunto de escalas horizontais, o nível e declive de sincronismo e o modo de acoplamento com o circuito sob análise. Arquitecturalmente, o osciloscópio é constituído por um módulo especificado com a linguagem de descrição de hardware (HDL, Hardware Description Language) Verilog e por uma interface desenvolvida na linguagem de programação Java®. O módulo é embutido numa FPGA, definindo todo o processamento do osciloscópio. A interface permite o seu controlo e a representação do sinal medido.Durante o projecto foi utilizado um conversor Analógico/Digital (A/D) com uma frequência máxima de amostragem de 1.5MHz e 14 bits de resolução que, devido às suas limitações, obrigaram à implementação de um sistema de interpolação multi-estágio com filtros digitais.
机译:数字示波器被认为是电子工程领域不可或缺的工具,它被用于多个领域的知识。由于现场可编程门阵列(FPGA)的出现,可重新配置的测量仪器凭借其优势(即高性能,低成本和高灵活性),逐渐成为实验室中传统仪器的替代产品。在对这类仪器的访问和控制进行标准化的基础上,本文介绍了基于IEEE 1451.0标准的可重构数字示波器的设计和实现。根据基于此标准的体系结构定义,示波器的特性在称为“换能器电子数据表”(TEDS)的数据结构中描述,并且其控制使用一组标准化命令执行。基本功能,均已通过实验验证。其中,带宽为575kHz,测量范围为0.4V至2.9V,可以定义一组水平刻度,同步的电平和斜率以及所分析电路的耦合模式。 。在结构上,示波器由使用Verilog硬件描述语言(HDL)指定的模块和以Java®编程语言开发的接口组成。该模块嵌入在FPGA中,定义了所有示波器处理。该接口可以控制和表示所测量的信号,在项目过程中使用了模数转换器(A / D),最大采样频率为1.5MHz,分辨率为14位,由于其局限性,因此需要带有数字滤波器的多级插补系统的实现。

著录项

  • 作者

    Pinho Diogo Elói Mota;

  • 作者单位
  • 年度 2014
  • 总页数
  • 原文格式 PDF
  • 正文语种 por
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号