首页> 外文OA文献 >Implementation of a fault tolerant control unit within an FPGA for space applications
【2h】

Implementation of a fault tolerant control unit within an FPGA for space applications

机译:FPGA中用于空间应用的容错控制单元的实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The space environment implies a challenge for the development and utilization of electronics. Field Programmable Gate Arrays (FPGAs) represent a possible solution to that challenge. An FPGA itself is not a Fault Tolerant component, but with the correct configuration it can emulate and behave as one. The Configurable Fault Tolerant Processor (CFTP) developed at the Naval Postgraduate School (NPS) was intended to work as a platform for the implementation and testing of designs and experiments for space applications. The mayor components of the CFTP are two FPGAs, one configured as the control FPGA (X1) and the other as the experiment FPGA (X2). The configuration of the experiment FPGA already includes fault tolerant properties against radiation and its effects over FPGAs. The control experiment did not have any fault tolerance built-in. This thesis investigates the design, considerations, implementation, performance and resource utilization of a Fault Tolerant Control Unit based on FPGA technology using a Triple Modular Redundancy (TMR) approach.
机译:空间环境对电子产品的开发和利用提出了挑战。现场可编程门阵列(FPGA)代表了应对这一挑战的可能解决方案。 FPGA本身不是容错组件,但具有正确的配置,它可以仿真并充当一个组件。海军研究生院(NPS)开发的可配置容错处理器(CFTP)旨在用作实施和测试太空应用设计和实验的平台。 CFTP的市长组件是两个FPGA,一个配置为控制FPGA(X1),另一个配置为实验FPGA(X2)。实验FPGA的配置已经包括针对辐射的容错特性及其对FPGA的影响。对照实验没有内置任何容错功能。本文利用三重模块冗余(TMR)方法研究了基于FPGA技术的容错控制单元的设计,考虑,实现,性能和资源利用。

著录项

  • 作者

    Perez Casanova Gaspar M.;

  • 作者单位
  • 年度 2006
  • 总页数
  • 原文格式 PDF
  • 正文语种
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号