首页> 外文OA文献 >Dispositifs à Faible Coût Appliqués à la Synthèse de Fréquences et à la Modulation FSK pour les Systèmes de Radiocommunication
【2h】

Dispositifs à Faible Coût Appliqués à la Synthèse de Fréquences et à la Modulation FSK pour les Systèmes de Radiocommunication

机译:低成本设备,用于无线电通信系统的频率合成和FSK调制

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Les récentes avancées des applications de télécommunication radio-fréquences (RF), l'augmentation des fréquences d'opération des microprocesseurs et les possibilités de stockage de données rapides ont pour conséquence une expansion exponentielle du volume de données échangées. Ce développement a été permis et a engendré une demande croissante de systèmes de télécommunication de plus en plus performants, que ce soit en terme de débit, de flexibilité des réseaux, et bien évidement de coût des systèmes.Tous les systèmes de communication modernes requièrent un signal périodique stable pour fournir une base de temps nécessaire à la synchronisation, à l'alignement des horloges d'échantillonnage, à la récupération d'horloge ou encore à la synthèse de fréquence. Le verrouillage de phase est une des principales techniques pour répondre à ces besoins.L'enjeu de ce travail de thèse est de concevoir, réaliser et caractériser une boucle à verrouillage de phase capable de s'intégrer dans un système de télécommunication développé en partenariat entre la société STMicroelectronics et l'Institut Matériaux Microélectronique Nanosciences de Provence (IM2NP). Ce système faible coût, faible consommation, réalisé en technologie CMOS est destiné à des applications de type réseaux personnels sans fils. Des contraintes fortes en terme de surface silicium, consommation, réactivité de la boucle et de précision fréquentielle sont les éléments directeurs de la conception de cette PLL. La boucle réalisée devra être capable de fonctionner en synthétiseur de fréquence et en modulateur FSK. Une attention particulière sera portée à l'oscillateur contrôlé en tension, véritable coeur de la PLL proposée.
机译:射频(RF)电信应用的最新进展,微处理器工作频率的增加以及快速数据存储的可能性导致交换数据量呈指数级增长。无论是从速度,网络灵活性还是在系统成本方面,这种发展已经成为可能,并且对日益高效的电信系统也产生了日益增长的需求,所有现代通信系统都需要稳定的周期性信号,为同步,采样时钟对齐,时钟恢复或频率合成提供必要的时基。锁相是满足这些需求的主要技术之一,本论文的目的是设计,生产和表征能够集成到双方合作开发的电信系统中的锁相环。 STMicroelectronics和普罗旺斯微电子学纳米科学研究院(IM2NP)。这种以CMOS技术生产的低成本,低功耗系统,旨在用于个人无线网络等应用。硅表面,功耗,环路的反应性和频率精度方面的严格限制是该PLL设计的指导要素。创建的环路必须能够用作频率合成器和FSK调制器。将特别注意压控振荡器,它是所提出的PLL的真正核心。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号