首页> 外文OA文献 >Hardware Implementation of a Fault-Tolerant Hopfield Neural Network on FPGAs
【2h】

Hardware Implementation of a Fault-Tolerant Hopfield Neural Network on FPGAs

机译:FPGA上的容错Hopfield神经网络的硬件实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This letter presents an FPGA implementation of a fault-tolerant Hopfield NeuralNetwork (HNN). The robustness of this circuit against Single Event Upsets (SEUs) and Single Event Transients (SETs) has been evaluated. Results show the fault tolerance of the proposed design, compared to a previous non fault- tolerant implementation and a solution based on triple modular redundancy (TMR) of a standard HNN design.
机译:这封信介绍了容错Hopfield神经网络(HNN)的FPGA实现。已经评估了该电路针对单事件翻转(SEU)和单事件瞬态(SET)的鲁棒性。结果表明,与以前的非容错实现和基于标准HNN设计的基于三重模块冗余(TMR)的解决方案相比,该提议设计的容错能力更高。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号