首页> 外文OA文献 >Convertisseurs de données de type flash basés sur les cellules normalisées et application
【2h】

Convertisseurs de données de type flash basés sur les cellules normalisées et application

机译:基于标准单元和应用的闪存型数据转换器

摘要

L'avancement de la recherche dans le domaine des convertisseurs de données privilégie des architectures simples, facilement intégrables sur puce et dont les performances dans diverses applications spécifiques sont nettement appréciables. C'est dans cette optique que cette thèse propose de nouvelles architectures de convertisseurs de données de type flash en utilisant uniquement les cellules normalisées. Les convertisseurs de données sont généralement classés en deux grandes familles : les convertisseurs analogique-numériques (CAN) et les convertisseurs numérique-analogiques (CNA). Ces composants occupent une place cruciale dans les circuits électroniques et le choix de leurs architectures est intimement lié à la nature de l'application. En particulier, l'utilisation des CAN de faible consommation de puissance ne cesse de s'accroître dans le domaine médical. Cette tendance est motivée par le souci permanent de faciliter l'analyse et l'interprétation des signaux physiologiques. Dans le cadre des applications telles les télécommunications et la mesure de la température interne du corps humain, les convertisseurs de données de type flash sont de bons candidats. Ces convertisseurs analogique-numériques doivent être intégrés sur la même puce que d'autres circuits numériques. Ce qui nécessite de nouvelles contraintes dans leur conception. Par conséquent, pour les applications de système sur puce (SoC), les convertisseurs analogique-numériques doivent être rapides, avoir une faible tension d'alimentation et une consommation de puissance considérablement réduite. La conception des convertisseurs de données de type flash liés aux applications de systèmes sur puce a fait l'objet d'importants travaux de recherche ces dernières années. Parmi les types de convertisseurs numérique-analogiques rencontrés dans la littérature, ceux à capacités commutées utilisant le principe de redistribution de charges sont les plus utilisés notamment pour des applications de faible puissance. Ces CNA utilisent essentiellement des composants analogiques. Ce qui rend complexe leurs conceptions et leurs implémentations sur puce. En ce qui concerne les CAN, une structure simple utilisant des inverseurs comme comparateurs a été proposée très récemment. Cette technique de quantification, basée sur la variation de la taille des transistors, remplace valablement les comparateurs analogiques conventionnels. Le manque de flexibilité de cette approche est un préjudice si l’on désire passer d’une technologie à l’autre. L'objectif de ce travail de recherche consiste à proposer de nouveaux convertisseurs de données qui permettront grâce aux cellules normalisées de s’arrimer avec l’avancement de la technologie, afin d’offrir une très grande portabilité et d’être compatible avec le flot de conception numérique. La méthodologie de recherche est axée sur deux principaux axes: udLa première repose sur la conception de nouvelles architectures de convertisseurs de données utilisant uniquement des cellules normalisées. Un CNA de type flash utilisant un code thermomètre à l'entrée est présenté. Une méthode d'optimisation a été proposée en vue d'améliorer la linéarité de ce CNA. C’est ainsi qu’une amélioration de la linéarité de 96% a été obtenue comparativement à la configuration non optimisée. Les résultats issus des simulations sont présentés. Par ailleurs, un CAN à 3 bits de type flash est présenté de même que son optimisation dans le but de réduire les effets de variations de procédé. Un CAN à 4 bits de type flash est aussi présenté avec une technique de réduction de sa consommation de puissance. La réduction de puissance obtenue varie entre 44 et 66 % par rapport à la littérature. De plus, les résultats de simulations et ceux issus de la fabrication du convertisseur à 4 bits sont présentés. Les résultats obtenus montrent que ce convertisseur a les caractéristiques désirées. Toutes ces architectures utilisent une plage de tension d'entrée variant approximativement de VTH à VDD − VTH. Pour terminer, une autre architecture de CAN ayant une plus grande plage dynamique (de VSS à VDD) a été proposée. Le deuxième axe est beaucoup plus axé sur l’application de ces convertisseurs de données à savoir: l'utilisation du CNA dans la réduction de la gigue dans un système de génération d'horloge (FRPS).
机译:数据转换器领域的研究进展倾向于简单的体系结构,易于集成在芯片上并且在各种特定应用中的性能显而易见。正是从这个角度出发,本文提出了仅使用标准化单元的闪存型数据转换器的新架构。数据转换器通常分为两大类:模数转换器(ADC)和数模转换器(DAC)。这些组件在电子电路中占有至关重要的地位,其架构的选择与应用程序的性质紧密相关。特别地,在医学领域中,低功耗ADC的使用在不断增加。这种趋势是由于人们不断关注促进生理信号的分析和解释而引起的。在诸如电信和人体内部温度测量的应用中,闪存型数据转换器是很好的选择。这些模数转换器必须与其他数字电路集成在同一芯片上。这就要求在设计上有新的限制。因此,对于片上系统(SoC)应用,模数转换器必须快速,具有低电源电压并显着降低功耗。近年来,与片上系统链接的闪存型数据转换器的设计一直是重要的研究课题。在文献中遇到的数模转换器类型中,具有使用负载重新分配原理的开关容量的那些转换器特别是在低功率应用中使用最多。这些DAC主要使用模拟组件。这使其设计和在芯片上的实现变得复杂。就ADC而言,最近已经提出了使用反相器作为比较器的简单结构。这种基于晶体管尺寸变化的量化技术有效地替代了传统的模拟比较器。如果一个人希望从一种技术过渡到另一种技术,那么这种方法的僵化是有害的。这项研究工作的目的在于提出一种新的数据转换器,由于采用标准化的单元,因此可以将其与技术进步联系起来,以提供非常高的可移植性并与流程兼容。数字设计。研究方法集中在两个主轴上:ud第一个基于仅使用标准单元的新数据转换器体系结构的设计。展示了在入口处使用温度计代码的闪存型DAC。为了提高该DAC的线性度,已经提出了一种优化方法。与未优化的配置相比,这导致线性度提高了96%。给出了仿真结果。此外,还介绍了一个3位闪存型ADC及其优化功能,以减少工艺变化的影响。还介绍了一种闪存类型的4位ADC,该技术可降低其功耗。与文献相比,获得的功率降低介于44%和66%之间。此外,还介绍了仿真结果以及制造4位转换器的结果。获得的结果表明该转换器具有所需的特性。所有这些架构都使用大约在VTH至VDD-VTH之间变化的输入电压范围。最后,提出了另一种具有更大动态范围(从VSS到VDD)的CAN架构。第二个轴更多地集中在这些数据转换器的应用上,即:使用DAC来减少时钟生成系统(FRPS)的抖动。

著录项

  • 作者

    Siadjine Njinowa Marcel;

  • 作者单位
  • 年度 2017
  • 总页数
  • 原文格式 PDF
  • 正文语种 fr
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号