首页> 外文OA文献 >Virtual Architectures for Partial Runtime Reconfigurable Systems. Application to Network on Chip based SoC Emulation
【2h】

Virtual Architectures for Partial Runtime Reconfigurable Systems. Application to Network on Chip based SoC Emulation

机译:部分运行时可重配置系统的虚拟体系结构。在基于片上网络的SoC仿真中的应用

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

The paper presents a method for designing Virtual Architectures (VAs) for partial runtime reconfigurable systems (pRTRs). The presented method permits to create flexible pRTRs. Such pRTR system is used as a core for a Network on Chip based SoC emulation. The main advantage of the emulation framework is that it permits fast emulation and design space exploration. The paper includes a brief description of all the building elements of the emulation framework and a use case that demonstrates the advantages of the designed pRTRs.
机译:本文提出了一种为部分运行时可重配置系统(pRTR)设计虚拟体系结构(VA)的方法。提出的方法允许创建灵活的pRTR。此类pRTR系统用作基于片上网络的SoC仿真的核心。仿真框架的主要优点是它允许快速仿真和设计空间探索。本文包括对仿真框架的所有构建元素的简要描述,以及一个用例,演示了设计的pRTR的优点。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号