首页> 外文OA文献 >Low-power, high-speed FFT processor for MB-OFDM UWB application
【2h】

Low-power, high-speed FFT processor for MB-OFDM UWB application

机译:适用于MB-OFDM UWB应用的低功耗,高速FFT处理器

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents a low-power, high-speed 4-data-path 128-point mixed-radix (radix-2 & radix-2 2 ) FFT processor for MB-OFDM Ultra-WideBand (UWB) systems. The processor employs the single-path delay feedback (SDF) pipelined structure for the proposed algorithm, it uses substructure-sharing multiplication units and shift-add structure other than traditional complex multipliers. Furthermore, the word lengths are properly chosen, thus the hardware costs and power consumption of the proposed FFT processor are efficiently reduced. The proposed FFT processor is verified and synthesized by using 0.13 µm CMOS technology with a supply voltage of 1.32 V. The implementation results indicate that the proposed 128-point mixed-radix FFT architecture supports a throughput rate of 1Gsample/s with lower power consumption in comparison to existing 128-point FFT architectures
机译:本文介绍了一种用于MB-OFDM超宽带(UWB)系统的低功耗,高速4数据路径128点混合基数(radix-2和radix-2 2)FFT处理器。该处理器采用单路径延迟反馈(SDF)流水线结构来实现所提出的算法,除了传统的复数乘法器外,它还使用子结构共享乘法单元和移位加法结构。此外,适当地选择字长,从而有效地降低了所提出的FFT处理器的硬件成本和功耗。所提出的FFT处理器采用0.13 µm CMOS技术进行了验证和合成,电源电压为1.32V。实现结果表明,所提出的128点混合基数FFT架构支持1Gsample / s的吞吐速率,并且功耗更低。与现有128点FFT架构的比较

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号