首页> 外文OA文献 >Implementation techniques for evolvable HW systems: virtual vs. dynamic reconfiguration
【2h】

Implementation techniques for evolvable HW systems: virtual vs. dynamic reconfiguration

机译:可演化的硬件系统的实现技术:虚拟与动态重新配置

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Adaptive hardware requires some reconfiguration capabilities. FPGAs with native dynamic partial reconfiguration (DPR) support pose a dilemma for system designers: whether to use native DPR or to build a virtual reconfigurable circuit (VRC) on top of the FPGA which allows selecting alternative functions by a multiplexing scheme. This solution allows much faster reconfiguration, but with higher resource overhead. This paper discusses the advantages of both implementations for a 2D image processing matrix. Results show how higher operating frequency is obtained for the matrix using DPR. However, this is compensated in the VRC during evolution due to the comparatively negligible reconfiguration time. Regarding area, the DPR implementation consumes slightly more resources due to the reconfiguration engine, but adds further more capabilities to the system.
机译:自适应硬件需要一些重新配置功能。具有本地动态部分重配置(DPR)支持的FPGA给系统设计人员带来了一个难题:是使用本地DPR还是在FPGA之上构建虚拟可重配置电路(VRC),从而允许通过复用方案选择替代功能。此解决方案允许更快地重新配置,但具有更高的资源开销。本文讨论了2D图像处理矩阵的两种实现方式的优点。结果表明,使用DPR可为矩阵获得更高的工作频率。但是,由于相对可忽略的重新配置时间,因此在VRC中可以在进化过程中对此进行补偿。关于区域,由于重新配置引擎,DPR实施会消耗更多资源,但会为系统增加更多功能。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号