首页> 外文OA文献 >An efficient hardware architecture for H.264 intra prediction algorithm
【2h】

An efficient hardware architecture for H.264 intra prediction algorithm

机译:H.264帧内预测算法的高效硬件架构

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this paper, we present an efficient hardware architecture for real-time implementation of intra prediction algorithm used in H.264 / MPEG4 Part 10 video coding standard. The hardware design is based on a novel organization of the intra prediction equations. This hardware is designed to be used as part of a complete H.264 video coding system for portable applications. The proposed architecture is implemented in Verilog HDL. The Verilog RTL code is verified to work at 90 MHz in a Xilinx Virtex II FPGA. The FPGA implementation can process 27 VGA frames (640x480) per second.
机译:在本文中,我们为H.264 / MPEG4第10部分视频编码标准中使用的帧内预测算法的实时实现提供了一种有效的硬件体系结构。硬件设计基于帧内预测方程的新颖组织。该硬件旨在用作便携式应用程序的完整H.264视频编码系统的一部分。拟议的体系结构在Verilog HDL中实现。在Xilinx Virtex II FPGA中,验证了Verilog RTL代码可在90 MHz下工作。 FPGA实现每秒可处理27个VGA帧(640x480)。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号