首页> 外文OA文献 >Projecto de um regulador linear de tensão: LDO
【2h】

Projecto de um regulador linear de tensão: LDO

机译:线性稳压器的设计:LDO

摘要

Os reguladores de tensão LDO são utilizados intensivamente na actual indústria de electrónica, são uma parte essencial de um bloco de gestão de potência para um SoC. O aumento de produtos portáteis alimentados por baterias levou ao crescimento de soluções totalmente integradas, o que degrada o rendimento dos blocos analógicos que o constituem face às perturbações introduzidas na alimentação. Desta forma, surge a necessidade de procurar soluções cada vez mais optimizadas, impondo assim novas soluções, e/ou melhoramentos dos circuitos de gestão de potência, tendo como objectivo final o aumento do desempenho e da autonomia dos dispositivos electrónicos. Normalmente este tipo de reguladores tem a corrente de saída limitada, devido a problemas de estabilidade associados. Numa tentativa de evitar a instabilidade para as correntes de carga definidas e aumentar o PSRR do mesmo, é apresentado um método de implementação que tem como objectivo melhorar estas características, em que se pretende aumentar o rendimento e melhorar a resposta à variação da carga. No entanto, a técnica apresentada utiliza polarização adaptativa do estágio de potência, o que implica um aumento da corrente de consumo. O regulador LDO foi implementado na tecnologia CMOS UMC 0.18μm e ocupa uma área inferior a 0,2mm2. Os resultados da simulação mostram que o mesmo suporta uma transição de corrente 10μA para 100mA, com uma queda de tensão entre a tensão de alimentação e a tensão de saída inferior a 200mV. A estabilidade é assegurada para todas as correntes de carga. O tempo de estabelecimento é inferior a 6μs e as variações da tensão de saída relativamente a seu valor nominal são inferiores a 5mV. A corrente de consumo varia entre os 140μA até 200μA, o que permite atingir as especificações proposta para um PSRR de 40dB@10kHz.
机译:LDO稳压器在当今的电子行业中得到广泛使用,它们是SoC电源管理模块的重要组成部分。电池供电的便携式产品的增加导致了完全集成解决方案的增长,面对电源引入的干扰,这会降低构成它的模拟模块的性能。因此,需要寻求日益优化的解决方案,从而在功率管理电路中施加新的解决方案和/或改进,其最终目标是提高电子设备的性能和自主性。通常,由于相关的稳定性问题,此类稳压器的输出电流有限。为了避免所定义的负载电流的不稳定性并提高其的PSRR,提出了一种旨在改善这些特性的实现方法,其中旨在提高效率并改善对负载变化的响应。然而,提出的技术使用功率级的自适应极化,这意味着消耗电流的增加。 LDO稳压器采用CMOS UMC0.18μm技术实现,占地小于0.2mm2。仿真结果表明,它支持10μA至100mA的电流转换,电源电压和输出电压之间的压降小于200mV。确保所有负载链的稳定性。建立时间小于6μs,输出电压与其标称值的变化小于5mV。消耗电流在140μA至200μA之间变化,从而可以达到40kHz @ 10kHz时PSRR的建议规格。

著录项

  • 作者

    Reis Luís Filipe Cabrito;

  • 作者单位
  • 年度 2011
  • 总页数
  • 原文格式 PDF
  • 正文语种 por
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号