首页> 外文OA文献 >Acceleration of Transistor-Level Evolutionary Design of Digital Circuits Using Zynq
【2h】

Acceleration of Transistor-Level Evolutionary Design of Digital Circuits Using Zynq

机译:使用Zynq加速数字电路的晶体管级演进设计

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Cílem této práce je návrh a realizace hardwarové jednotky umožňující automatickou syntézu integrovaných obvodů na úrovni tranzistorů. Práce je rozdělena na dvě části. První, teoretická část, se věnuje metodám návrhu obvodů s MOSFET tranzistory a problematice evolučních algoritmů. Dále rozebírá aktuální výsledky výzkumu v této oblasti a navazuje popisem nového přístupu evolučního návrhu a optimalizace číslicových obvodů na úrovni tranzistorů. Následující část se zabývá popisem hardwarové jednotky, která tuto novou metodu akceleruje na obvodu Zynq integrující procesor ARM a programovatelnou logiku. Funkčnost metody je prezentována na optimalizaci vícevstupých obvodů. Hardwarová jednotka byla využita v evolučním návrhu dvou a třívstupých hradel.
机译:这项工作的目的是设计和实现硬件单元,以实现晶体管级集成电路的自动合成。这项工作分为两个部分。第一部分是理论部分,涉及MOSFET晶体管的电路设计方法和演化算法的问题。它还分析了该领域的当前研究结果,并遵循对晶体管级数字电路的进化设计和优化的新方法的描述。下一节将介绍在集成了ARM处理器和可编程逻辑的Zynq电路上加速这种新方法的硬件单元。提出了该方法的功能以优化多输入电路。硬件单元用于两个和三个输入门的演进设计。

著录项

  • 作者

    Mrázek Vojtěch;

  • 作者单位
  • 年度 2014
  • 总页数
  • 原文格式 PDF
  • 正文语种 cs
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号