首页> 外文OA文献 >Fully CMOS Memristor Based Chaotic Circuit
【2h】

Fully CMOS Memristor Based Chaotic Circuit

机译:完全基于CMOS忆阻器的混沌电路

摘要

This paper demonstrates the design of a fully CMOS chaotic circuit consisting of only DDCC based memristor and inductance simulator. Our design is composed of these active blocks using CMOS 0.18 µm process technology with symmetric ±1.25 V supply voltages. A new single DDCC+ based topology is used as the inductance simulator. Simulation results verify that the design proposed satisfies both memristor properties and the chaotic behavior of the circuit. Simulations performed illustrate the success of the proposed design for the realization of CMOS based chaotic applications.
机译:本文演示了仅由基于DDCC的忆阻器和电感仿真器组成的全CMOS混沌电路的设计。我们的设计由这些有源模块组成,这些有源模块采用CMOS 0.18 µm工艺技术,具有对称的±1.25 V电源电压。一种新的基于DDCC +的单一拓扑用作电感模拟器。仿真结果验证了所提出的设计满足了忆阻器特性和电路的混沌特性。进行的仿真表明,所提出的设计成功实现了基于CMOS的混沌应用。

著录项

  • 作者

    Yener S. C.; Kuntman H. H.;

  • 作者单位
  • 年度 2014
  • 总页数
  • 原文格式 PDF
  • 正文语种 {"code":"en","name":"English","id":9}
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号