首页> 外文OA文献 >Low Voltage Floating Gate MOS Transistor Based Four-Quadrant Multiplier
【2h】

Low Voltage Floating Gate MOS Transistor Based Four-Quadrant Multiplier

机译:基于低压浮栅MOS晶体管的四象限乘法器

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents a four-quadrant multiplier based on square-law characteristic of floating gate MOSFET (FGMOS) in saturation region. The proposed circuit uses square-difference identity and the differential voltage squarer proposed by Gupta et al. to implement the multiplication function. The proposed multiplier employs eight FGMOS transistors and two resistors only. The FGMOS implementation of the multiplier allows low voltage operation, reduced power consumption and minimum transistor count. The second order effects caused due to mobility degradation, component mismatch and temperature variations are discussed. Performance of the proposed circuit is verified at ±0.75 V in TSMC 0.18 µm CMOS, BSIM3 and Level 49 technology by using Cadence Spectre simulator.
机译:本文提出了一个基于饱和区域中浮栅MOSFET(FGMOS)平方律特性的四象限乘法器。所提出的电路使用平方差标识和Gupta等人提出的差分电压平方器。实现乘法功能。建议的乘法器仅使用八个FGMOS晶体管和两个电阻。乘法器的FGMOS实现允许低电压操作,降低的功耗和最小的晶体管数。讨论了由于迁移率降低,组分失配和温度变化引起的二阶效应。使用Cadence Spectre模拟器,在TSMC 0.18 µm CMOS,BSIM3和Level 49技术中,在±0.75 V的条件下验证了该电路的性能。

著录项

  • 作者单位
  • 年度 2014
  • 总页数
  • 原文格式 PDF
  • 正文语种 {"code":"en","name":"English","id":9}
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号