首页> 外文OA文献 >Statistical Run-Time Verification of Analog Circuits in Presence of Noise and Process Variation
【2h】

Statistical Run-Time Verification of Analog Circuits in Presence of Noise and Process Variation

机译:存在噪声和过程变化时模拟电路的统计运行时验证

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Noise and process variation present a practical limit on the performance of analog circuits. This paper proposes a methodology for modeling and verification of analog designs in the presence of shot noise, thermal noise, and process variations. The idea is to use stochastic differential equations to model noise in additive and multiplicative form and then combine process variation due to 0.18 μm technology in a statistical run-time verification environment. The efficiency of MonteCarlo and Bootstrap statistical techniques are compared for a Colpitts oscillator and a phase locked loop-based frequency synthesizer circuit.
机译:噪声和工艺变化对模拟电路的性能提出了实际的限制。本文提出了一种在存在散粒噪声,热噪声和工艺变化的情况下对模拟设计进行建模和验证的方法。想法是使用随机微分方程以加法和乘法形式对噪声建模,然后在统计运行时验证环境中结合由于0.18μm技术而引起的过程变化。比较了Colpitts振荡器和基于锁相环的频率合成器电路的MonteCarlo和Bootstrap统计技术的效率。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号